WEKO3
アイテム
情報家電用マルチコア SMP 実行モードにおけるマルチグレイン並列処理
https://ipsj.ixsq.nii.ac.jp/records/22961
https://ipsj.ixsq.nii.ac.jp/records/229615f2d6a8e-0fb0-461a-bc3c-0862182c9a8c
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2007 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | SIG Technical Reports(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2007-05-31 | |||||||
タイトル | ||||||||
タイトル | 情報家電用マルチコア SMP 実行モードにおけるマルチグレイン並列処理 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Multigrain Parallel Processing in SMP Execution Mode on a Multicore for Consumer Electronics | |||||||
言語 | ||||||||
言語 | jpn | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||
資源タイプ | technical report | |||||||
著者所属 | ||||||||
早稲田大学情報理工学科 | ||||||||
著者所属 | ||||||||
早稲田大学情報理工学科 | ||||||||
著者所属 | ||||||||
早稲田大学情報理工学科 | ||||||||
著者所属 | ||||||||
早稲田大学情報理工学科 | ||||||||
著者所属 | ||||||||
早稲田大学情報理工学科 | ||||||||
著者所属 | ||||||||
早稲田大学情報理工学科 | ||||||||
著者所属 | ||||||||
早稲田大学情報理工学科 | ||||||||
著者所属 | ||||||||
早稲田大学情報理工学科 | ||||||||
著者所属 | ||||||||
早稲田大学情報理工学科 | ||||||||
著者所属 | ||||||||
株式会社ルネサステクノロジ | ||||||||
著者所属 | ||||||||
株式会社ルネサステクノロジ | ||||||||
著者所属 | ||||||||
株式会社ルネサステクノロジ | ||||||||
著者所属 | ||||||||
株式会社日立製作所 | ||||||||
著者所属 | ||||||||
株式会社日立製作所 | ||||||||
著者所属 | ||||||||
株式会社日立製作所 | ||||||||
著者所属 | ||||||||
株式会社日立製作所 | ||||||||
著者所属 | ||||||||
早稲田大学情報理工学科 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Computer Science, Waseda University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Computer Science, Waseda University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Computer Science, Waseda University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Computer Science, Waseda University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Computer Science, Waseda University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Computer Science, Waseda University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Computer Science, Waseda University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Computer Science, Waseda University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Computer Science, Waseda University | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Renesas Technology Corp. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Renesas Technology Corp. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Renesas Technology Corp. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Hitachi, Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Hitachi, Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Hitachi, Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Hitachi, Ltd. | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Department of Computer Science, Waseda University | ||||||||
著者名 |
間瀬, 正啓
馬場, 大介
長山, 晴美
田野, 裕秋
益浦, 健
宮本, 孝道
白子, 準
中野, 啓史
木村, 啓二
亀井, 達也
服部, 俊洋
長谷川, 淳
伊藤, 雅樹
佐藤, 真琴
内山, 邦男
小高, 俊彦
笠原, 博徳
× 間瀬, 正啓 馬場, 大介 長山, 晴美 田野, 裕秋 益浦, 健 宮本, 孝道 白子, 準 中野, 啓史 木村, 啓二 亀井, 達也 服部, 俊洋 長谷川, 淳 伊藤, 雅樹 佐藤, 真琴 内山, 邦男 小高, 俊彦 笠原, 博徳
|
|||||||
著者名(英) |
Masayoshi, MASE
Daisuke, BABA
Harumi, NAGAYAMA
Hiroaki, TANO
Takeshi, MASUURA
Takamichi, MIYAMOTO
Jun, SHIRAKO
Hirofumi, NAKANO
Keiji, KIMURA
Tatsuya, KAMEI
Toshihiro, HATTORI
Atsushi, HASEGAWA
Masaki, ITO
Makoto, SATO
Kunio, UCHIYAMA
Toshihiko, ODAKA
Hironori, KASAHARA
× Masayoshi, MASE Daisuke, BABA Harumi, NAGAYAMA Hiroaki, TANO Takeshi, MASUURA Takamichi, MIYAMOTO Jun, SHIRAKO Hirofumi, NAKANO Keiji, KIMURA Tatsuya, KAMEI Toshihiro, HATTORI Atsushi, HASEGAWA Masaki, ITO Makoto, SATO Kunio, UCHIYAMA Toshihiko, ODAKA Hironori, KASAHARA
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 現在、ゲーム、カーナビゲーションシステム、デジタルTV、携帯電話等の情報家電機器を始め、PC からスーパーコンピュータに至る、多くの情報機器でマルチコアプロセッサ採用の動きが進んでいる。本稿では、制約付き C 言語で記述されたメディア処理等のプログラムを OSCAR マルチグレイン自動並列化コンパイラにより並列化し、NEDO “リアルタイム情報家電用マルチコア技術の研究開発”プロジェクトの一環で OSCAR 標準マルチコアメモリアーキテクチャに基づき株式会社ノレネサステクノロジ、株式会社日立製作所により開発された SH-4A(SH-X3)コアを4コア集積した情報家電用マルチコアプロセッサ RP1 上で SMP モード実行時の性能評価を行った。評価の結果、AAC オーディオエンコーダで4コア使用時に1コア使用時の 3.34 倍の速度向上が得られた。 | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | Currently, multicore processors are becoming ubiquitous in various computing domains, namely consumer electronics such as games, car navigation systems and mobile phones, PCs, and supercomputers. This paper describes parallelization of media processing programs written in restricted C language by OSCAR multigrain parallelizing compiler and SMP processing performance on RP1 4-core SH-4A (SH-X3) multicore processor developed by Renesas Technology Corp. and Hitachi, Ltd. based on standard OSCAR multicore memory architecture as a part of NEDO “Research and Development of Multicore Technology for Real Time Consumer Electronics Project”. Performance evaluation shows OSCAR compiler achieved 3.34 times speedup using 4 cores against using 1 core for AAC audio encoder. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AN10096105 | |||||||
書誌情報 |
情報処理学会研究報告計算機アーキテクチャ(ARC) 巻 2007, 号 55(2007-ARC-173), p. 25-30, 発行日 2007-05-31 |
|||||||
Notice | ||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |