WEKO3
アイテム
量子コンピュータ制御装置のASIC化に向けた10GbpsクラスDeserializerの開発
https://ipsj.ixsq.nii.ac.jp/records/228846
https://ipsj.ixsq.nii.ac.jp/records/22884665384c72-e965-40c9-a401-982f104047ec
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]()
2025年10月31日からダウンロード可能です。
|
Copyright (c) 2023 by the Information Processing Society of Japan
|
|
非会員:¥660, IPSJ:学会員:¥330, SLDM:会員:¥0, DLIB:会員:¥0 |
Item type | SIG Technical Reports(1) | |||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
公開日 | 2023-10-31 | |||||||||||||
タイトル | ||||||||||||||
タイトル | 量子コンピュータ制御装置のASIC化に向けた10GbpsクラスDeserializerの開発 | |||||||||||||
言語 | ||||||||||||||
言語 | jpn | |||||||||||||
キーワード | ||||||||||||||
主題Scheme | Other | |||||||||||||
主題 | ポスター | |||||||||||||
資源タイプ | ||||||||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_18gh | |||||||||||||
資源タイプ | technical report | |||||||||||||
著者所属 | ||||||||||||||
京都工芸繊維大学 | ||||||||||||||
著者所属 | ||||||||||||||
京都工芸繊維大学 | ||||||||||||||
著者所属 | ||||||||||||||
明治大学 | ||||||||||||||
著者所属 | ||||||||||||||
キュエル株式会社 | ||||||||||||||
著者所属(英) | ||||||||||||||
en | ||||||||||||||
Kyoto Institute of Technology | ||||||||||||||
著者所属(英) | ||||||||||||||
en | ||||||||||||||
Kyoto Institute of Technology | ||||||||||||||
著者所属(英) | ||||||||||||||
en | ||||||||||||||
Meiji University | ||||||||||||||
著者所属(英) | ||||||||||||||
en | ||||||||||||||
QuEL, Inc. | ||||||||||||||
著者名 |
小山, 雄輝
× 小山, 雄輝
× 小林, 和淑
× 今川, 隆司
× 三好, 健文
|
|||||||||||||
論文抄録 | ||||||||||||||
内容記述タイプ | Other | |||||||||||||
内容記述 | 量子コンピュータ制御装置の Application specific integrated circuit (ASIC) 化において,量子ビットを読み出した Analog-to-Digital Converter (ADC) 信号の受信が課題となっている.既存のシステムでは ADC 信号のデータレートは 13.3Gbps であり,高データレートの伝送規格である JESD204C を利用することにより省配線での伝送を可能としている.しかし,ASIC 化の研究の過程で数 GHz クラスの信号を取り扱うことや,高機能なレシーバの実装は負担が大きい.そこで,配線数は増加するものの数百 MHz クラスの信号である Low voltage differential signaling (LVDS) 規格を用いることにより,高速な信号伝送を手軽に実装することを考える.LVDS の構成は,100MHz の送信クロックによる 700Mbps 信号線 19 レーンを想定する.この構成をもとに,ASIC 側の LVDS 受信回路のシフトレジスタと取り出し用のタイミング生成回路を VHDL 言語にて記述した.今後は,受信に伴うスキュー調整が必要なことから信号のタイミングを検出する回路の記述を行い,22nm プロセスにて ASIC に実装する. | |||||||||||||
書誌レコードID | ||||||||||||||
収録物識別子タイプ | NCID | |||||||||||||
収録物識別子 | AA11451459 | |||||||||||||
書誌情報 |
研究報告システムとLSIの設計技術(SLDM) 巻 2023-SLDM-203, 号 11, p. 1-3, 発行日 2023-10-31 |
|||||||||||||
ISSN | ||||||||||||||
収録物識別子タイプ | ISSN | |||||||||||||
収録物識別子 | 2188-8639 | |||||||||||||
Notice | ||||||||||||||
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. | ||||||||||||||
出版者 | ||||||||||||||
言語 | ja | |||||||||||||
出版者 | 情報処理学会 |