@inproceedings{oai:ipsj.ixsq.nii.ac.jp:00227387, author = {林, 竜史 and 橘, 昌良 and Ryuji, Hayashi and Masayoshi, Tachibana}, book = {DAシンポジウム2023論文集}, month = {Aug}, note = {本研究では,BGR (Band-Gap Reference) 回路を対象とし出力電圧のバラツキ抑制回路の提案及び試作を行った.試作した回路は PMOS で構成したキャリブレーション回路を搭載し,出力電圧を調整することが可能である.これによりトリミング装置を必要とせず,出力電圧のバラツキを抑制することが可能になる.またバラツキの要因の一つであるオフセット電圧を考慮した設計も行った.本論文で設計した BGR 回路は電源電圧 1.8V において出力電圧は 1.0V である.結果として,キャリブレーション回路を搭載することで,電源電圧 1.8V における出力電圧のバラツキを 7% 以下に抑制することが可能となった., This study proposes and fabricates a circuit for suppressing output voltage variations in a BGR (Band-Gap Reference) circuit. The prototype circuit is equipped with a calibration circuit composed of PMOS, and the output voltage can be adjusted. This eliminates the need for trimming equipment and suppresses output voltage variations. The design also took into account offset voltage, which is one of the factors causing variation. In this paper, the target value of the BGR circuit has an output voltage of 1.0V at a supply voltage of 1.8V. As a result, the output voltage variation at a supply voltage of 1.8V can be suppressed to less than 7% by adding a calibration circuit.}, pages = {135--140}, publisher = {情報処理学会}, title = {バンドギャップ基準電圧回路におけるバラツキ抑制を考慮した設計アプローチ}, volume = {2023}, year = {2023} }