Item type |
SIG Technical Reports(1) |
公開日 |
2023-07-17 |
タイトル |
|
|
タイトル |
集約署名方式の署名生成ハードウェアを内蔵するセキュア暗号ユニットSCUとその FPGA実装 |
タイトル |
|
|
言語 |
en |
|
タイトル |
Secure Cryptographic Unit with built-in Signature Generation Hardware for Aggregate Signature Schemes and its FPGA Implementation |
言語 |
|
|
言語 |
jpn |
キーワード |
|
|
主題Scheme |
Other |
|
主題 |
HWS |
資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_18gh |
|
資源タイプ |
technical report |
著者所属 |
|
|
|
株式会社SCU |
著者所属 |
|
|
|
株式会社SCU |
著者所属 |
|
|
|
東京大学工学部 |
著者所属 |
|
|
|
横浜国立大学 |
著者所属 |
|
|
|
横浜国立大学 |
著者所属 |
|
|
|
横浜国立大学 |
著者所属 |
|
|
|
東京大学工学部 |
著者所属 |
|
|
|
横浜国立大学 |
著者所属(英) |
|
|
|
en |
|
|
SCU Co., Ltd. |
著者所属(英) |
|
|
|
en |
|
|
SCU Co., Ltd. |
著者所属(英) |
|
|
|
en |
|
|
Faculty of Engineering, the University of Tokyo |
著者所属(英) |
|
|
|
en |
|
|
Yokohama National Univercity |
著者所属(英) |
|
|
|
en |
|
|
Yokohama National Univercity |
著者所属(英) |
|
|
|
en |
|
|
Yokohama National Univercity |
著者所属(英) |
|
|
|
en |
|
|
Faculty of Engineering, the University of Tokyo |
著者所属(英) |
|
|
|
en |
|
|
Yokohama National Univercity |
著者名 |
佐藤, 俊寛
川嵜, 将平
正田, 薫
安西, 陸
坂本, 純一
吉田, 直樹
植村, 泰佳
池田, 誠
松本, 勉
|
著者名(英) |
Toshihiro, Sato
Shohei, Kawasaki
Kaoru, Masada
Riku, Anzai
Junichi, Sakamoto
Naoki, Yoshida
Yasuyoshi, Uemura
Makoto, Ikeda
Tsutomu, Matsumoto
|
論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
セキュア暗号ユニット SCU はハードウェア暗号エンジンとそのアクセス制御機構とから構成され,IoT の末端ノード等を構成するマイクロコントローラやシステム・オン・チップ(SoC)などの半導体チップに搭載可能な信頼の基点である.楕円曲線暗号・共通鍵暗号 AES・ハッシュ関数・乱数生成等のハードウェア実装をアクセス制御付きで提供する SCU を搭載した ASIC チップは既に存在している.本稿では,集約署名方式の署名生成機能を追加した新たな SCU の研究開発と,それを搭載したチップの FPGA 実装につき報告する.またこの SCU 搭載チップを活用した集約署名方式のモデルシステムの構成と評価について報告する. |
論文抄録(英) |
|
|
内容記述タイプ |
Other |
|
内容記述 |
Secure Cryptographic Unit (SCU) consists of a hardware cryptographic engine and an access control mechanism for the engine, and is a root of trust that can be mounted on semiconductor chips such as microcontrollers and system-on-chips (SoCs) that constitute the end nodes of IoT systems, etc. There already exist ASIC chips equipped with SCU that provides hardware implementation of elliptic curve cryptography, AES, hash function, random number generator, etc. In this paper, we report on an SCU with a new function for generating signatures in the aggregate signature scheme and the FPGA implementation of the chip with this SCU. In addition, we report on the configuration and evaluation of a model system for Aggregate Signature Schemes that utilizes the SCU-equipped chip. |
書誌レコードID |
|
|
収録物識別子タイプ |
NCID |
|
収録物識別子 |
AA11235941 |
書誌情報 |
研究報告コンピュータセキュリティ(CSEC)
巻 2023-CSEC-102,
号 56,
p. 1-6,
発行日 2023-07-17
|
ISSN |
|
|
収録物識別子タイプ |
ISSN |
|
収録物識別子 |
2188-8655 |
Notice |
|
|
|
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. |
出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |