@techreport{oai:ipsj.ixsq.nii.ac.jp:00222447, author = {大濱, 瑛祐 and 四柳, 浩之 and 橋爪, 正樹 and Eisuke, Ohama and Hiroyuki, Yotsuyanagi and Masaki, Hashizume}, issue = {28}, month = {Nov}, note = {本研究では,遅延検査容易化設計をセキュリティ技術としても機能させることを目的として,遅延検査容易化回路と PUF 回路を併用するための手法を提案している.過去に提案手法により生成した固有値は PUF として利用可能であることは確認している.しかし,周囲温度変動が提案回路を用いた PUF 回路の性能に影響があるかの調査は行われていない.そのため,異なる周囲温度のもとで試作 IC の実測を行い,生成した固有値の PUF 性能の調査を行った.その結果,一意性・安定性がともに高いことを確認した.また,生成した固有値に基づきチップ間での個体識別が可能であることも確認した., In this study, we have proposed a method to make the design-for-testability circuity function as a security mechanism by combining a delay testable circuit based on boundary scan design and a PUF (physically unclonable function) circuit. We have already confirmed that the unique values generated by the proposed circuit can be utilized as a PUF. However, it is not evaluated whether the proposed circuit can be available as a PUF under temperature variations. In this paper, we investigate the prototype IC under varying temperatures and evaluate the generated unique values for evaluating PUF performance. The results show that the proposed circuit has both high uniqueness and stability. We also confirmed the generated unique values can achieve the individual identification of chips.}, title = {遅延検査容易化設計を用いるPUF回路の周囲温度による動作性能調査}, year = {2022} }