ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. 研究報告
  2. システムとLSIの設計技術(SLDM)
  3. 2022
  4. 2022-SLDM-200

ニューロンCMOSインバータを用いたFGC付き4入力可変論理回路のチップ試作とその評価

https://ipsj.ixsq.nii.ac.jp/records/222446
https://ipsj.ixsq.nii.ac.jp/records/222446
2af47d23-ac28-49cf-8925-054c6bedc9b4
名前 / ファイル ライセンス アクション
IPSJ-SLDM22200027.pdf IPSJ-SLDM22200027.pdf (2.6 MB)
Copyright (c) 2022 by the Institute of Electronics, Information and Communication Engineers This SIG report is only available to those in membership of the SIG.
SLDM:会員:¥0, DLIB:会員:¥0
Item type SIG Technical Reports(1)
公開日 2022-11-21
タイトル
タイトル ニューロンCMOSインバータを用いたFGC付き4入力可変論理回路のチップ試作とその評価
タイトル
言語 en
タイトル Prototype and evaluation of 4-input variable logic circuit with FGC using neuron CMOS inverter
言語
言語 jpn
キーワード
主題Scheme Other
主題 ハードウェアデザイン
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_18gh
資源タイプ technical report
著者所属
東海大学情報通信学研究科情報通信学専攻修士課程
著者所属
東海大学情報通信学研究科情報通信学専攻修士課程
著者所属
東海大学情報通信学研究科情報通信学専攻
著者所属(英)
en
Graduate School of Information and Telecommunication Engineering, Master’s Program, Tokai University
著者所属(英)
en
Graduate School of Information and Telecommunication Engineering, Master’s Program, Tokai University
著者所属(英)
en
Graduate School of Information and Telecommunication Engineering, Tokai University
著者名 伊藤, 祥磨

× 伊藤, 祥磨

伊藤, 祥磨

Search repository
西口, 大嗣

× 西口, 大嗣

西口, 大嗣

Search repository
福原, 雅朗

× 福原, 雅朗

福原, 雅朗

Search repository
著者名(英) Shoma, Ito

× Shoma, Ito

en Shoma, Ito

Search repository
Daishi, Nishiguchii

× Daishi, Nishiguchii

en Daishi, Nishiguchii

Search repository
Masaaki, Fukuhara

× Masaaki, Fukuhara

en Masaaki, Fukuhara

Search repository
論文抄録
内容記述タイプ Other
内容記述 近年,回路の再構成が可能である FPGA (Field Programmable Gate Array) の需要が高まっており,様々な電子機器に用いられている.FPGA の論理要素には一般的に LUT (Look-Up Table) 回路が用いられ,面積効率などの点から4入力や6入力が主流である.我々の研究室では新たな FPGA の開発を目指し,4入力 LUT に代わる回路として,ニューロン CMOS インバータを用いた FGC (Floating-Gate Calibration) 付き4入力可変論理回路 (4 in VLC: 4-input Variable Logic Circuit with FGC using neuron CMOS inverters) を提案し,提案 4 in VLC の FGC 動作と可変論理動作を HSPICE シミュレーションにより検証してきた.本論文では,Rohm0.18um プロセスで提案 4 in VLCをチップ試作し,実機の FGC 動作と可変論理動作を評価し,シミュレーション結果と実機評価結果とを比較し考察する.
論文抄録(英)
内容記述タイプ Other
内容記述 Logic elements of FPGA generally use Look-Up Table (LUT) circuits, and the most common types of LUT are 4- input and 6-input due to area efficiency. We proposed a 4-input Variable Logic Circuit with FGC using neuron CMOS inverters (4 in VLC) as an alternative circuit to the 4-input LUT, and verified the FGC and variable logic operation of the 4 in VLC using HSPICE simulations. In this paper, we make a prototype chip of the 4 in VLC with Rohm 0.18um process, evaluate the FGC operation and variable logic operation, and compare the simulation results with the actual device behavior.
書誌レコードID
収録物識別子タイプ NCID
収録物識別子 AA11451459
書誌情報 研究報告システムとLSIの設計技術(SLDM)

巻 2022-SLDM-200, 号 27, p. 1-6, 発行日 2022-11-21
ISSN
収録物識別子タイプ ISSN
収録物識別子 2188-8639
Notice
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc.
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-19 13:44:52.836318
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3