| Item type |
SIG Technical Reports(1) |
| 公開日 |
2022-10-04 |
| タイトル |
|
|
タイトル |
FPGAグラフ処理のための頂点アクセス並列化によるプログラマビリティの高いHLSフレームワーク |
| 言語 |
|
|
言語 |
jpn |
| キーワード |
|
|
主題Scheme |
Other |
|
主題 |
FPGA・GPU |
| 資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_18gh |
|
資源タイプ |
technical report |
| 著者所属 |
|
|
|
東京大学 |
| 著者所属 |
|
|
|
立命館大学 |
| 著者所属 |
|
|
|
東京大学 |
| 著者所属 |
|
|
|
東京大学 |
| 著者所属(英) |
|
|
|
en |
|
|
The University of Tokyo |
| 著者所属(英) |
|
|
|
en |
|
|
Ritsumeikan University |
| 著者所属(英) |
|
|
|
en |
|
|
The University of Tokyo |
| 著者所属(英) |
|
|
|
en |
|
|
The University of Tokyo |
| 著者名 |
三冨, 秀和
穐山, 空道
山崎, 徹郎
千葉, 滋
|
| 論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
グラフ処理は自律型ロボットの経路探索や計算科学などで用いられており,リアルタイム性や低消費電力を求めて FPGA 上で処理を行うことがある.効率的なグラフ処理をするための FPGA 回路作成には,ハードウェアの知識が多く要求され一般のプログラマには難しい.これは高位合成(HLS)を用いることによって緩和されるが,完璧とは言えない.そこで本論文では,間接参照される頂点の BRAM 上の配置がユーザーの書くコードに影響を与えないことを利用して,頂点への並列アクセスを可能にするフレームワークを提案する. |
| 書誌レコードID |
|
|
収録物識別子タイプ |
NCID |
|
収録物識別子 |
AN10096105 |
| 書誌情報 |
研究報告システム・アーキテクチャ(ARC)
巻 2022-ARC-250,
号 2,
p. 1-8,
発行日 2022-10-04
|
| ISSN |
|
|
収録物識別子タイプ |
ISSN |
|
収録物識別子 |
2188-8574 |
| Notice |
|
|
|
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. |
| 出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |