@inproceedings{oai:ipsj.ixsq.nii.ac.jp:00219202, author = {ウィッデヤスーリヤ, ハシタ ムトゥマラ and Hasitha, Muthumala Waidyasooriya}, book = {DAシンポジウム2022論文集}, month = {Aug}, note = {近年 FPGA の処理性能が非常に上がっており,高性能演算,ビッグデータ処理,映像符号化処理などのさまざまな大規模データ処理の実装が可能になっている.FPGA アクセラレータ設計時間は膨大であり,それを削減するため OpenCL, OneAPI などの高位設計環境が既に提案されている.しかしながら,処理ごとに最適なアーキテクチャを設計する必要があるため,高位設計ツールを使っていても設計時間が非常に大きい.処理の論理的な動作をソフトウェアプログラムで記述するだけで,目的とした回路アーキテクチャにならない.期待する性能を達成可能なアクセラレータを設計するには,長年の高位設計経験が必要になる.本論文では複数の設計事例を紹介し,大規模処理用 FPGA アクセラレータの高位設計について議論する., Due to the recent development in FPGA technology, FPGAs are suitable for large-scale computations such as high-performance computing, big-data processing, video encoding, etc. High-level development environments such as OpenCL and OneAPI have been proposed to reduce large FPGA accelerator design time. Since we have to design specific architecture for a given application, design time is still large despite using high-level design environments. Just writing the logical behavior in software does not guarantee a reasonable processing speed. Usually, many years of experience is required to extract optimal performance. This paper discusses how to design FPGA accelerators using many design examples.}, pages = {168--173}, publisher = {情報処理学会}, title = {大規模処理用FPGAアクセラレータの高位設計}, volume = {2022}, year = {2022} }