ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. シンポジウム
  2. シンポジウムシリーズ
  3. DAシンポジウム
  4. 2022

オープンソースのアナログ回路自動設計に向けたブロック方式設計のSkywater 130nmプロセスによる実証

https://ipsj.ixsq.nii.ac.jp/records/219184
https://ipsj.ixsq.nii.ac.jp/records/219184
4c61b643-5e5d-49c9-a143-fdffcab5d118
名前 / ファイル ライセンス アクション
IPSJ-DAS2022012.pdf IPSJ-DAS2022012.pdf (1.3 MB)
Copyright (c) 2022 by the Information Processing Society of Japan
オープンアクセス
Item type Symposium(1)
公開日 2022-08-24
タイトル
タイトル オープンソースのアナログ回路自動設計に向けたブロック方式設計のSkywater 130nmプロセスによる実証
タイトル
言語 en
タイトル Verification of Block-Baesd Design in Skywater 130-nm Process toward Open-Source Analog Circuit Layout Generator
言語
言語 jpn
キーワード
主題Scheme Other
主題 回路設計支援
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_5794
資源タイプ conference paper
著者所属
滋賀県立大学
著者所属
滋賀県立大学
著者所属
滋賀県立大学
著者所属
滋賀県立大学
著者所属
滋賀県立大学
著者所属(英)
en
The University of Shiga Prefecture
著者所属(英)
en
The University of Shiga Prefecture
著者所属(英)
en
The University of Shiga Prefecture
著者所属(英)
en
The University of Shiga Prefecture
著者所属(英)
en
The University of Shiga Prefecture
著者名 阿南, 椋久

× 阿南, 椋久

阿南, 椋久

Search repository
山下, 太一

× 山下, 太一

山下, 太一

Search repository
土谷, 亮

× 土谷, 亮

土谷, 亮

Search repository
井上, 敏之

× 井上, 敏之

井上, 敏之

Search repository
岸根, 桂路

× 岸根, 桂路

岸根, 桂路

Search repository
著者名(英) Riku, Anan

× Riku, Anan

en Riku, Anan

Search repository
Taichi, Yamashita

× Taichi, Yamashita

en Taichi, Yamashita

Search repository
Akira, Tuchiya

× Akira, Tuchiya

en Akira, Tuchiya

Search repository
Toshiyuki, Inoue

× Toshiyuki, Inoue

en Toshiyuki, Inoue

Search repository
Keiji, Kishine

× Keiji, Kishine

en Keiji, Kishine

Search repository
論文抄録
内容記述タイプ Other
内容記述 集積回路のオープンソース化の動きが加速しており,オープンソースの EDA ツールや PDK が整備されつつある.これにともなって設計資産のオープン化も重要になると考えられる.我々はアナログ回路の自動設計や非熟練者による設計を容易にする技術として,すべての素子および配線を規格化されたブロックとしてレイアウト設計を行なうブロック方式設計を提案している.本論文では,ブロック方式設計をオープンなプロセスである Skywater130nm プロセスに適用した.素子および配線ブロックを適切に設計することにより,ブロック方式設計によって逐次比較型 AD コンバータの設計が可能であることを実証した.
論文抄録(英)
内容記述タイプ Other
内容記述 Open-source IC design has appeared and some open-source EDA tools and open-source PDKs have been available. We proposed a layout framework called block-based design, which treats all elements and wires as blocks with standardized layout size. The block-based design skips LPE by using block model including parasitics. We expect that the block-based design is suitable for layout generation of analog circuits. On the other hand, block-based design has drawbacks such as area overhead, increase of parasitics, and modeling error. In this paper, we verify the impact of drawbacks by designing SAR-ADC in skywater 130-nm CMOS. Design experiment shows the drawbacks are in reasonable range compared to full-custom layout.
書誌情報 DAシンポジウム2022論文集

巻 2022, p. 70-76, 発行日 2022-08-24
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-19 14:53:45.086502
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3