@techreport{oai:ipsj.ixsq.nii.ac.jp:00216113,
 author = {前田, 依莉子 and 照屋, 大地 and 中條, 拓伯 and Eriko, Maeda and Daichi, Teruya and Hironori, Nakajo},
 issue = {26},
 month = {Jan},
 note = {近年,HPC や AI などの演算処理において計算量やデータの大規模化が進み,そのハードウェアアクセラレーションにおいてリソース不足やアクセラレータ構成の複雑化が課題となっている.これに関連して,筆者ら は過去に再構成可能アクセラレータ ReVA (Reconfigurable Virtual Accelerator) の構想を発表したが,当時は DSM 構築のためのインターコネクトやコヒーレンス処理の実現が困難であった.これらの課題について,本稿では,キャッ シュコヒーレントなインターコネクト規格である CXL (Compute Express Link) に着目し,CXL を用いた ReVA を提案するとともに,その実現可能性を検討する., In recent years, the amount of computation and data in HPC, AI, and other computational processing has become increasingly large, and hardware acceleration has become an issue of insufficient resources and complex accelerator configurations. The authors have presented the concept of Reconfigurable Virtual Accelerator (ReVA) in the past. However, it was not easy to realize the interconnect and coherence processing for DSM implementation. In this paper, we focus on CXL (Compute Express Link), which is a cache-coherent interconnect standard. We propose ReVA again using CXL and study its feasibility.},
 title = {再構成可能仮想アクセラレータ(ReVA) の実現に向けたキャッシュコヒーレントな相互接続規格の検討},
 year = {2022}
}