| Item type |
SIG Technical Reports(1) |
| 公開日 |
2022-01-17 |
| タイトル |
|
|
タイトル |
HPC向けRIKEN CGRAのためのコンパイル環境整備と予備評価 |
| 言語 |
|
|
言語 |
jpn |
| キーワード |
|
|
主題Scheme |
Other |
|
主題 |
再構成回路 |
| 資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_18gh |
|
資源タイプ |
technical report |
| 著者所属 |
|
|
|
東京大学情報理工学系研究科 |
| 著者所属 |
|
|
|
理化学研究所計算科学研究センター |
| 著者所属 |
|
|
|
理化学研究所計算科学研究センター |
| 著者所属 |
|
|
|
理化学研究所計算科学研究センター |
| 著者所属 |
|
|
|
理化学研究所計算科学研究センター |
| 著者名 |
小島, 拓也
Carlos, Cesar Cortes Torres
Boma, Adhi
Yiyu, Tan
佐野, 健太郎
|
| 論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
Coarse-Grained Reconfigurable Architecture (CGRA) は 2 次元アレイ状に並べられた演算器を核に持ち,計算データフローをマッピングすることで効率的に処理を行う非ノイマン型コンピュータの一種である.そのスルー プットの高さから CGRA は高性能コンピューティングの計算基盤として注目を集めている.本研究では CGRA 向け OpenMP フロントエンドを実装し,データフローの抽出とそのマッピングを行うコンパイラ基盤の開発を行う.生成されたデータフローグラフの構造について予備評価を実施し,Tree Height Reduction を適用することで,同等のデータフローグラフを維持したままマッピングの省面積化やレイテンシ差を半分以下に削減することできることを明らかにした. |
| 書誌レコードID |
|
|
収録物識別子タイプ |
NCID |
|
収録物識別子 |
AN10096105 |
| 書誌情報 |
研究報告システム・アーキテクチャ(ARC)
巻 2022-ARC-247,
号 23,
p. 1-6,
発行日 2022-01-17
|
| ISSN |
|
|
収録物識別子タイプ |
ISSN |
|
収録物識別子 |
2188-8574 |
| Notice |
|
|
|
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. |
| 出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |