Item type |
SIG Technical Reports(1) |
公開日 |
2021-11-24 |
タイトル |
|
|
タイトル |
正確丸めを実現するFPGA向き指数関数計算法 |
タイトル |
|
|
言語 |
en |
|
タイトル |
Calculation method of correctly rounded exponential function on an FPGA |
言語 |
|
|
言語 |
jpn |
キーワード |
|
|
主題Scheme |
Other |
|
主題 |
VLSI設計技術とアルゴリズム |
資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_18gh |
|
資源タイプ |
technical report |
著者所属 |
|
|
|
京都大学情報学研究科 |
著者所属 |
|
|
|
京都大学情報学研究科 |
著者所属(英) |
|
|
|
en |
|
|
Graduate School of Informatics, Kyoto University |
著者所属(英) |
|
|
|
en |
|
|
Graduate School of Informatics, Kyoto University |
著者名 |
原口, 卓也
高木, 直史
|
著者名(英) |
Takuya, Haraguchi
Naofumi, Takagi
|
論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
IEEE754 で正確に丸めることが推奨されている関数の一つ,指数関数 exp の正確丸めを実現する FPGA 向きの計算法を提案する.本計算法では,高基数 STL 法とテイラー展開による近似を用いて exp の計算を行う.入力の正負に応じて計算誤差の生じる方向を一方向に制限することにより,正確丸めに必要な精度を 158 ビットから 114 ビットに低減している. |
論文抄録(英) |
|
|
内容記述タイプ |
Other |
|
内容記述 |
We propose the FPGA-oriented calculation method of correctly rounded exponential function, exp, which is one of the functions recommended for correct rounding in IEEE754 standard. In this calculation method, exp is calculated with high-radix STL method and Taylor series approximation. By restricting the direction of the calculation error to one direction depending on the sign of the input, we reduce the accuracy required for correct rounding from 158 bits to 114 bits. |
書誌レコードID |
|
|
収録物識別子タイプ |
NCID |
|
収録物識別子 |
AA11451459 |
書誌情報 |
研究報告システムとLSIの設計技術(SLDM)
巻 2021-SLDM-196,
号 24,
p. 1-6,
発行日 2021-11-24
|
ISSN |
|
|
収録物識別子タイプ |
ISSN |
|
収録物識別子 |
2188-8639 |
Notice |
|
|
|
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. |
出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |