@techreport{oai:ipsj.ixsq.nii.ac.jp:00214011,
 author = {三井, 健司 and 兼本, 大輔 and 毎田, 修 and 廣瀬, 哲也 and Kenji, Mii and Daisuke, Kanemoto and Osamu, Maida and Tetsuya, Hirose},
 issue = {2},
 month = {Nov},
 note = {本稿では脳波計測ウェアラブルデバイス向けにフリップドボルテージフォロワ(FVF)を応用し PSRR(Power Supply Rejection Ratio)を向上させるための回路を搭載した低消費電流の低ドロップアウトレギュレータ(LDO)を提案する.提案する LDO を 0.18μm の CMOS プロセスを用いて設計し,一般的な構成の LDO と比較して 4kHz において 19dB の PSRR の改善を達成した., This paper proposes a low quiescent current low-dropout regulator (LDO) with a flipped voltage follower (FVF)- based power supply rejection ratio (PSRR)-enhanced circuit. The proposed LDO was designed using a 0.18 μm CMOS process. The designed LDO achieved a PSRR that was improved by 19 dB at 4 kHz, compared with the general configuration with almost the same quiescent current.},
 title = {FVFを応用したPSRR帯域拡張回路を搭載した脳波計測ウェアラブルデバイス向け低消費LDO},
 year = {2021}
}