| Item type |
SIG Technical Reports(1) |
| 公開日 |
2021-10-08 |
| タイトル |
|
|
タイトル |
連想メモリベース超並列SIMD型演算コアのFPGAによる動作検証 |
| タイトル |
|
|
言語 |
en |
|
タイトル |
FPGA implementation of content addressable memory-based SIMD matrix processing core |
| 言語 |
|
|
言語 |
jpn |
| キーワード |
|
|
主題Scheme |
Other |
|
主題 |
ポスターセッション |
| 資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_18gh |
|
資源タイプ |
technical report |
| 著者所属 |
|
|
|
立命館大学 |
| 著者所属 |
|
|
|
立命館大学 |
| 著者所属 |
|
|
|
立命館大学 |
| 著者所属 |
|
|
|
立命館大学 |
| 著者所属 |
|
|
|
立命館大学 |
| 著者所属 |
|
|
|
広島大学 |
| 著者所属 |
|
|
|
立命館大学 |
| 著者所属(英) |
|
|
|
en |
|
|
Ritsumeikan University |
| 著者所属(英) |
|
|
|
en |
|
|
Ritsumeikan University |
| 著者所属(英) |
|
|
|
en |
|
|
Ritsumeikan University |
| 著者所属(英) |
|
|
|
en |
|
|
Ritsumeikan University |
| 著者所属(英) |
|
|
|
en |
|
|
Ritsumeikan University |
| 著者所属(英) |
|
|
|
en |
|
|
Hiroshima Uniersity |
| 著者所属(英) |
|
|
|
en |
|
|
Ritsumeikan University |
| 著者名 |
濱野, 甫
荒井, 聡太
濱井, 彰光
蔭山, 享佑
孔, 祥博
小出, 哲士
熊木, 武志
|
| 論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
近年,半導体技術の発展とともに,スマートフォンやウェラブル端末を始めとして,家電や自動車などにも多くの組込みプロセッサが搭載されてきている.それに伴い,ユーザが様々なマルチメディアアプリケーションをリアルタイムに処理するニーズが高まっている.また,カメラセンシング技術の進化によりエッジデバイス上で機械学習の処理が実行されることも増えてきた.そこで,我々は,プログラムを入れ替えることで効率よく複数のマルチメディアアプリケーション,及び機械学習を処理することが可能な組込み機器向けのプロセッシングコアを開発している.本稿では,開発しているコアの実用化に向けて,FPGA で実装を行い動作検証を行う. |
| 書誌レコードID |
|
|
収録物識別子タイプ |
NCID |
|
収録物識別子 |
AA11451459 |
| 書誌情報 |
研究報告システムとLSIの設計技術(SLDM)
巻 2021-SLDM-195,
号 7,
p. 1-3,
発行日 2021-10-08
|
| ISSN |
|
|
収録物識別子タイプ |
ISSN |
|
収録物識別子 |
2188-8639 |
| Notice |
|
|
|
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. |
| 出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |