ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. 研究報告
  2. システム・アーキテクチャ(ARC)
  3. 2021
  4. 2021-ARC-246

DICEの相補性に基づくエッジトリガ型D-FF

https://ipsj.ixsq.nii.ac.jp/records/213189
https://ipsj.ixsq.nii.ac.jp/records/213189
7053b312-928f-42b4-a269-7d401136f0a4
名前 / ファイル ライセンス アクション
IPSJ-ARC21246008.pdf IPSJ-ARC21246008.pdf (1.5 MB)
Copyright (c) 2021 by the Institute of Electronics, Information and Communication Engineers This SIG report is only available to those in membership of the SIG.
ARC:会員:¥0, DLIB:会員:¥0
Item type SIG Technical Reports(1)
公開日 2021-10-04
タイトル
タイトル DICEの相補性に基づくエッジトリガ型D-FF
タイトル
言語 en
タイトル Edge Triggered D Flip-Flop Using Complementarity of DICE
言語
言語 jpn
キーワード
主題Scheme Other
主題 HW・アーキテクチャ
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_18gh
資源タイプ technical report
著者所属
千葉大学大学院融合理工学府数学情報科学専攻情報科学コース
著者所属
千葉大学大学院工学研究院
著者所属(英)
en
Graduate School of Science and Engineering, Chiba University
著者所属(英)
en
Graduate School of Engineering, Chiba University
著者名 松浦, 徳己

× 松浦, 徳己

松浦, 徳己

Search repository
難波, 一輝

× 難波, 一輝

難波, 一輝

Search repository
著者名(英) Noriki, Matsuura

× Noriki, Matsuura

en Noriki, Matsuura

Search repository
Kazuteru, Namba

× Kazuteru, Namba

en Kazuteru, Namba

Search repository
論文抄録
内容記述タイプ Other
内容記述 近年の VLSI (Very Large Scale IC) は微細化,高集積化,動作電圧の低下に伴いソフトエラーの発生確率が増加しており,地上レベルにおいても問題となっている.ソフトエラーとは回路に発生する一時的故障であり,放射線中に含まれる中性子線やα粒子に起因する.これらの放射線が VLSI に衝突すると過渡電流が生じ,臨界電荷量を超えると値の反転を引き起こすため問題となっている.現在までに様々な耐ソフトエラー技術が提案されているが,D ラッチ製造の容易性からマスタースレーブ型 D-FF が主流であるため,提案されている耐ソフトエラー設計もラッチ単位であることが多い.そこで本稿では,DICE の相補性をエッジトリガ型 D-FF に適用した構造を提案し,DICE を用いたマスタースレーブ型 D-FF との比較を行った.その結果,提案回路はソフトエラー耐性を持ち, 消費電力,セットアップ時間において有用であることを示す.
論文抄録(英)
内容記述タイプ Other
内容記述 In recent years, the probability of soft errors has been increasing due to the miniaturization, high integration, and low operating voltage of VLSI, and this has become a problem at the ground level. Soft errors are temporary failures that occur in circuits and are caused by neutrons and alpha particles contained in radiation. The soft errors are caused by neutrons and α-particles in the radiation, and are a problem because transient currents are generated when the radiation hits the VLSI, causing a value reversal when the critical charge level is exceeded. To date, various soft-error tolerance techniques have been proposed, but since master-slave D-FFs are the mainstream due to the ease of D-latch fabrication, the proposed soft-error tolerance designs are often latch-based. In this paper, we propose a structure that applies the complementarity of the DICE to edge-triggered D- FFs, and compare it with master-slave D-FFs using the DICE. The results show that the proposed circuit is useful in terms of soft error tolerance, power consumption, and setup time.
書誌レコードID
収録物識別子タイプ NCID
収録物識別子 AN10096105
書誌情報 研究報告システム・アーキテクチャ(ARC)

巻 2021-ARC-246, 号 8, p. 1-6, 発行日 2021-10-04
ISSN
収録物識別子タイプ ISSN
収録物識別子 2188-8574
Notice
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc.
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-19 17:14:27.505216
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3