{"metadata":{"_oai":{"id":"oai:ipsj.ixsq.nii.ac.jp:00212646","sets":["6164:6165:7651:10646"]},"path":["10646"],"owner":"44499","recid":"212646","title":["RISC-Vプロセッサに対するフォールトインジェクション実験の結果分析"],"pubdate":{"attribute_name":"公開日","attribute_value":"2021-08-25"},"_buckets":{"deposit":"23e85162-5128-4a4a-a454-999c2bcebbb7"},"_deposit":{"id":"212646","pid":{"type":"depid","value":"212646","revision_id":0},"owners":[44499],"status":"published","created_by":44499},"item_title":"RISC-Vプロセッサに対するフォールトインジェクション実験の結果分析","author_link":["542903","542904"],"item_titles":{"attribute_name":"タイトル","attribute_value_mlt":[{"subitem_title":"RISC-Vプロセッサに対するフォールトインジェクション実験の結果分析"}]},"item_keyword":{"attribute_name":"キーワード","attribute_value_mlt":[{"subitem_subject":"信頼性","subitem_subject_scheme":"Other"}]},"item_type_id":"18","publish_date":"2021-08-25","item_language":{"attribute_name":"言語","attribute_value_mlt":[{"subitem_language":"jpn"}]},"item_18_text_3":{"attribute_name":"著者所属","attribute_value_mlt":[{"subitem_text_value":"大阪大学大学院情報科学研究科情報システム工学専攻"},{"subitem_text_value":"京都大学大学院情報学研究科通信情報システム専攻"}]},"item_publisher":{"attribute_name":"出版者","attribute_value_mlt":[{"subitem_publisher":"情報処理学会","subitem_publisher_language":"ja"}]},"publish_status":"0","weko_shared_id":-1,"item_file_price":{"attribute_name":"Billing file","attribute_type":"file","attribute_value_mlt":[{"url":{"url":"https://ipsj.ixsq.nii.ac.jp/record/212646/files/IPSJ-DAS2021031.pdf","label":"IPSJ-DAS2021031.pdf"},"date":[{"dateType":"Available","dateValue":"2023-08-25"}],"format":"application/pdf","billing":["billing_file"],"filename":"IPSJ-DAS2021031.pdf","filesize":[{"value":"1.3 MB"}],"mimetype":"application/pdf","priceinfo":[{"tax":["include_tax"],"price":"660","billingrole":"5"},{"tax":["include_tax"],"price":"330","billingrole":"6"},{"tax":["include_tax"],"price":"0","billingrole":"10"},{"tax":["include_tax"],"price":"0","billingrole":"44"}],"accessrole":"open_date","version_id":"3286cc69-cebf-4fc1-b032-d0ce2200514c","displaytype":"detail","licensetype":"license_note","license_note":"Copyright (c) 2021 by the Information Processing Society of Japan"}]},"item_18_creator_5":{"attribute_name":"著者名","attribute_type":"creator","attribute_value_mlt":[{"creatorNames":[{"creatorName":"田上, 凱斗"}],"nameIdentifiers":[{}]},{"creatorNames":[{"creatorName":"橋本, 昌宜"}],"nameIdentifiers":[{}]}]},"item_resource_type":{"attribute_name":"資源タイプ","attribute_value_mlt":[{"resourceuri":"http://purl.org/coar/resource_type/c_5794","resourcetype":"conference paper"}]},"item_18_description_7":{"attribute_name":"論文抄録","attribute_value_mlt":[{"subitem_description":"オープンソースの命令セットアーキテクチャである RISC-V が注目を集めており,今後高信頼システムにおいても利用の拡大が予想される.一方で,市販されているチップの実装では,ソフトエラーと呼ばれる一過性のビット反転に対する対策が取られておらず,その信頼性が低下する恐れがある.そこで本研究では市販の RISC-V プロセッサチップに対して,デバッガを用いてレジスタとデータメモリを対象にフォールトインジェクションを実施し,プロセッサのエラー率を調査した.また発生したエラーの分析及びその原因推定を行った.レジスタに対するフォールトインジェクション結果より,プログラムにおけるレジスタの使用回数によってエラー率が変化することが分かった.データメモリに対するフォールトインジェクションでは,プログラムの実行時にアクセスするデータメモリのサイズが小さいとエラー率も小さくなることを確認した.","subitem_description_type":"Other"}]},"item_18_biblio_info_10":{"attribute_name":"書誌情報","attribute_value_mlt":[{"bibliographicPageEnd":"178","bibliographic_titles":[{"bibliographic_title":"DAシンポジウム2021論文集"}],"bibliographicPageStart":"173","bibliographicIssueDates":{"bibliographicIssueDate":"2021-08-25","bibliographicIssueDateType":"Issued"},"bibliographicVolumeNumber":"2021"}]},"relation_version_is_last":true,"weko_creator_id":"44499"},"id":212646,"updated":"2025-01-19T17:26:03.601796+00:00","links":{},"created":"2025-01-19T01:13:34.913339+00:00"}