ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. シンポジウム
  2. シンポジウムシリーズ
  3. DAシンポジウム
  4. 2021

FPGA実装を指向した部分2値化オートエンコーダに基づく人型ロボットによる柔軟物操作システム

https://ipsj.ixsq.nii.ac.jp/records/212631
https://ipsj.ixsq.nii.ac.jp/records/212631
e3ca2e1f-e938-4cf0-9ad2-8028e1c4c0a0
名前 / ファイル ライセンス アクション
IPSJ-DAS2021016.pdf IPSJ-DAS2021016.pdf (1.7 MB)
Copyright (c) 2021 by the Information Processing Society of Japan
オープンアクセス
Item type Symposium(1)
公開日 2021-08-25
タイトル
タイトル FPGA実装を指向した部分2値化オートエンコーダに基づく人型ロボットによる柔軟物操作システム
タイトル
言語 en
タイトル Binary Neural Network in Robotic Manipulation: Flexible Object Manipulation for Humanoid Robot Using Partially Binarized Auto-Encoder on FPGA
言語
言語 jpn
キーワード
主題Scheme Other
主題 高性能システム
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_5794
資源タイプ conference paper
著者所属
大阪大学大学院情報科学研究科情報システム工学専攻
著者所属
京都大学
著者名 大原, 慧

× 大原, 慧

大原, 慧

Search repository
粟野, 皓光

× 粟野, 皓光

粟野, 皓光

Search repository
著者名(英) Satoshi, Ohara

× Satoshi, Ohara

en Satoshi, Ohara

Search repository
Hiromitsu, Awano

× Hiromitsu, Awano

en Hiromitsu, Awano

Search repository
論文抄録
内容記述タイプ Other
内容記述 FPGA 上に実装可能なニューラルネットワークを用いて人型ロボットで柔軟物を操作するシステムを提案する.柔軟物操作はロボットによる実現が困難なタスクとして知られているが,近年ニューラルネットワークを用いたシステムが実用化された.しかし,これらのシステムは GPU に依存しており,推論システムのロボット本体への組み込みは困難であった.そこで,性能を落とさずに FPGA に実装できるようネットワークの一部を 2 値化したオートエンコーダを提案する.Xilinx 社の ZCU102 上に実装した結果,3.1W の電力で 41.1FPS を達成し,Core i7 6700K と RTX 2080 Ti に実装したシステムと比較し,それぞれ 10 倍,3.7 倍の性能向上を実現した.
論文抄録(英)
内容記述タイプ Other
内容記述 A system for manipulating flexible objects with a humanoid robot using a neural network that can be implemented on an FPGA is proposed. Manipulating flexible objects is known to be a difficult task for robots, but recently, systems using neural networks have been put to practical use. However, these systems rely on GPUs, making it difficult to integrate the inference system into the robot itself. In this paper, we propose an auto-encoder where a part of the network is binarized so that it can be implemented on an FPGA without compromising the performance. We implemented the system on Xilinx ZCU102 and demonstrated 41.1FPS at 3.1W power, which is 10× and 3.7× better than the systems implemented on Core i7 6700K and RTX 2080 Ti, respectively.
書誌情報 DAシンポジウム2021論文集

巻 2021, p. 78-84, 発行日 2021-08-25
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-19 17:26:19.729804
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3