ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. シンポジウム
  2. シンポジウムシリーズ
  3. DAシンポジウム
  4. 2021

BDDに基づく光論理回路における双対端子を利用した面積と電力の削減手法

https://ipsj.ixsq.nii.ac.jp/records/212622
https://ipsj.ixsq.nii.ac.jp/records/212622
d42280f1-0a98-49bf-9237-02868a4c7331
名前 / ファイル ライセンス アクション
IPSJ-DAS2021007.pdf IPSJ-DAS2021007.pdf (1.5 MB)
Copyright (c) 2021 by the Information Processing Society of Japan
オープンアクセス
Item type Symposium(1)
公開日 2021-08-25
タイトル
タイトル BDDに基づく光論理回路における双対端子を利用した面積と電力の削減手法
言語
言語 jpn
キーワード
主題Scheme Other
主題 低電力・低エネルギー設計
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_5794
資源タイプ conference paper
著者所属
京都大学大学院情報学研究科
著者所属
京都大学大学院情報学研究科
著者名 松尾, 亮祐

× 松尾, 亮祐

松尾, 亮祐

Search repository
湊, 真一

× 湊, 真一

湊, 真一

Search repository
論文抄録
内容記述タイプ Other
内容記述 集積ナノフォトニクスに基づく光論理回路は非常に高速な動作を実現することができるために近年注目を集めている.光の高速性を活かした論理合成手法として BDD に基づく手法が注目されているが,回路中に多数存在するスプリッタが原因で消費電力が非常に大きくなる課題がある.BDD に基づく光論理回路では双対な入力端子が余っている.この端子を活用してスプリッタを削減する手法を提案する.提案手法により,回路の遅延を増加させることなく,面積を削減しながら消費電力を大幅に削減できることを示す.ISCAS'85 ベンチマーク回路に LUT ベースの FPGA テクノロジーマッパーを適用して得られる 10 入力関数を用いた実験を行い,提案手法によりベストケースでは消費電力が 2 桁程度削減されることを示す.
書誌情報 DAシンポジウム2021論文集

巻 2021, p. 32-38, 発行日 2021-08-25
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-19 17:26:30.629427
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3