| Item type |
SIG Technical Reports(1) |
| 公開日 |
2021-03-18 |
| タイトル |
|
|
タイトル |
ギャザー/スキャッタを効率化するOut-of-Stepパイプライン |
| 言語 |
|
|
言語 |
jpn |
| キーワード |
|
|
主題Scheme |
Other |
|
主題 |
プロセッサアーキテクチャ |
| 資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_18gh |
|
資源タイプ |
technical report |
| 著者所属 |
|
|
|
(株)富士通研究所 |
| 著者所属 |
|
|
|
(株)富士通研究所 |
| 著者所属 |
|
|
|
(株)富士通研究所 |
| 著者所属 |
|
|
|
(株)富士通研究所 |
| 著者所属 |
|
|
|
(株)富士通研究所 |
| 著者所属 |
|
|
|
国立情報学研究所 |
| 著者所属(英) |
|
|
|
en |
|
|
Fujitsu Laboratories Ltd. |
| 著者所属(英) |
|
|
|
en |
|
|
Fujitsu Laboratories Ltd. |
| 著者所属(英) |
|
|
|
en |
|
|
Fujitsu Laboratories Ltd. |
| 著者所属(英) |
|
|
|
en |
|
|
Fujitsu Laboratories Ltd. |
| 著者所属(英) |
|
|
|
en |
|
|
Fujitsu Laboratories Ltd. |
| 著者所属(英) |
|
|
|
en |
|
|
National Institute of Informatics |
| 著者名 |
葛, 毅
依田, 勝洋
一場, 利幸
伊藤, 真紀子
吉川, 隆英
五島, 正裕
|
| 論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
A64FX や x86 プロセッサなどの汎用プロセッサ・コアの SIMD ユニットには,① SIMD の基本的な使用方法である水平計算によって生じる水平命令と,② ギャザー/スキャッタなどの不連続アクセスに,それぞれスケーラビリティの問題があり,SIMD 幅を拡大してもほとんど性能向上しない.計算の方法を垂直型にすれば水平命令を用いずに済むが,不連続アクセスを多用することになる.不連続アクセスの性能をスケーラブルにするためには,一次データ・キャッシュの多バンク化が避けられない.しかし従来のパイプラインでは,バンク衝突によるストール/フラッシュが毎サイクルのように発生するため,やはりスケーラビリティの問題に帰着する.本稿では,バンク衝突が起こってもストール/フラッシュを起こさない Out-of-Step バックエンド・パイプラインを提案する.机上計算により HPCG のカーネルを評価した結果,対 A64FX 比で,SIMD のビット幅を 1024 とした場合に 4.7 倍,2048 とした場合に 9.5 倍の性能向上を得られることが分かった. |
| 書誌レコードID |
|
|
収録物識別子タイプ |
NCID |
|
収録物識別子 |
AA12149313 |
| 書誌情報 |
研究報告組込みシステム(EMB)
巻 2021-EMB-56,
号 36,
p. 1-15,
発行日 2021-03-18
|
| ISSN |
|
|
収録物識別子タイプ |
ISSN |
|
収録物識別子 |
2188-868X |
| Notice |
|
|
|
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. |
| 出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |