Item type |
Trans(1) |
公開日 |
2020-11-12 |
タイトル |
|
|
タイトル |
OpenCLプログラミングを用いた並列FPGA処理システムの性能評価 |
タイトル |
|
|
言語 |
en |
|
タイトル |
Performance Evaluation of Parallel FPGA System for OpenCL Programming |
言語 |
|
|
言語 |
jpn |
キーワード |
|
|
主題Scheme |
Other |
|
主題 |
FPGA,OpenCL,相互結合網 |
資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_6501 |
|
資源タイプ |
journal article |
著者所属 |
|
|
|
筑波大学計算科学研究センター/筑波大学システム情報工学研究群 |
著者所属 |
|
|
|
筑波大学計算科学研究センター/筑波大学システム情報工学研究群 |
著者所属 |
|
|
|
筑波大学システム情報工学研究群/筑波大学計算科学研究センター |
著者所属 |
|
|
|
理化学研究所計算科学研究センター |
著者所属 |
|
|
|
理化学研究所計算科学研究センター |
著者所属 |
|
|
|
筑波大学計算科学研究センター/筑波大学システム情報工学研究群 |
著者所属(英) |
|
|
|
en |
|
|
Center for Computational Sciences, University of Tsukuba / Degree Program in Systems and Information Engineering, University of Tsukuba |
著者所属(英) |
|
|
|
en |
|
|
Center for Computational Sciences, University of Tsukuba / Degree Program in Systems and Information Engineering, University of Tsukuba |
著者所属(英) |
|
|
|
en |
|
|
Degree Program in Systems and Information Engineering, University of Tsukuba / Center for Computational Sciences, University of Tsukuba |
著者所属(英) |
|
|
|
en |
|
|
RIKEN Center for Computational Science |
著者所属(英) |
|
|
|
en |
|
|
RIKEN Center for Computational Science |
著者所属(英) |
|
|
|
en |
|
|
Center for Computational Sciences, University of Tsukuba / Degree Program in Systems and Information Engineering, University of Tsukuba |
著者名 |
藤田, 典久
小林, 諒平
山口, 佳樹
上野, 知洋
佐野, 健太郎
朴, 泰祐
|
著者名(英) |
Norihisa, Fujita
Ryohei, Kobayashi
Yoshiki, Yamaguchi
Tomohiro, Ueno
Kentaro, Sano
Taisuke, Boku
|
論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
再構成可能なハードウェアの1つにField Programmable Gate Array(FPGA)がある.我々は,FPGAが持つ強力な外部通信機構に注目している.FPGA開発は低レベルな記述が必要でありコストが高かったが,高位合成(High Level Synthesys,HLS)の技術によって解消されつつある.我々はCommunication Integrated Reconfigurable CompUting System(CIRCUS)というFPGA間通信フレームワークを提唱している.CIRCUSシステムを用いることで,通信と演算が一体となったパイプラインをOpenCLで記述できる.筑波大学計算科学研究センターでは1ノードあたり2 FPGAボードを搭載するスーパコンピュータCygnusを運用しており,本論文ではCygnus上でCIRCUSシステムの設計と実装について述べ,また,CIRCUSの通信性能の評価を行う. |
論文抄録(英) |
|
|
内容記述タイプ |
Other |
|
内容記述 |
Field Programmable Gate Array (FPGA) is a kind of reconfigurable hardware. We focus on FPGA's powerful interconnection network capability. We have been proposing Communication Integrated Reconfigurable CompUting System (CIRCUS), which is an inter-FPGA communication framework. CIRCUS system allows us to describe a fused pipeline combining communication and computation in the OpenCL language. Center for Computational Sciences, University of Tsukuba operates Cygnus supercomputer. Each node of Cygnus has 2 FPGAs. In this paper, we describe the design and implementation of CIRCUS system and show the result of its performance evaluation on Cygnus. |
書誌レコードID |
|
|
収録物識別子タイプ |
NCID |
|
収録物識別子 |
AA11833852 |
書誌情報 |
情報処理学会論文誌コンピューティングシステム(ACS)
巻 13,
号 3,
p. 13-28,
発行日 2020-11-12
|
ISSN |
|
|
収録物識別子タイプ |
ISSN |
|
収録物識別子 |
1882-7829 |
出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |