@inproceedings{oai:ipsj.ixsq.nii.ac.jp:00206642, author = {山本, 椋太 and 小川, 真彩高 and 生沼, 正博 and 近藤, 真己 and 本田, 晋也 and 枝廣, 正人 and Ryota, Yamamoto and Masataka, Ogawa and Masahiro, Oinuma and Masaki, Kondou and Shinya, Honda and Masato, Edahiro}, book = {DAシンポジウム2020論文集}, month = {Aug}, note = {近年,組込み制御システムの多様化・複雑化が進行している.そのため,1 つのシステムに CPU に加えて,FPGA や GPU といった複数種類の処理要素(PE)を搭載することで様々な特性を併せ持つ HM-SoC の利用が増加している.また,設計抽象化によって開発コストを低減するべく,MATLAB/Simulink などによるモデルベース開発の導入も増えている.しかし,ヘテロジニアスマルチコアSoC(HM-SoC)向けのアルゴリズムレベルの並列化や,異なる PE 間での通信や同期制御の実装は高コストである.そこで,本稿では FPGA 搭載の HM-SoC に対して,MATLAB/Simulink で設計したモデルから並列化コードを生成する統合型設計環境である HS-MBP を提案する.提案環境が持つツールでは,異なる PE 間での通信をサポートしている., In recent years, it is increasing that embedded systems has heterogeneous multiprocessors due to increasing the complexity and variety of the systems. Additionally, automotive developers tends to use model-based development (MBD) decrease development cost by abstracting a parallel application development of embedded systems to decrease development cost. Unfortunately, it is difficult and high cost to implement parallel applications to heterogeneous multiprocessors. In this paper, we propose an integrated development environment that can generate parallelized code and executables for heterogeneous multiprocessors. The environment supports the inter-core/CPU-FPGA communication.}, pages = {81--88}, publisher = {情報処理学会}, title = {FPGA混在のHM-SoCに対するモデルベース並列化設計開発環境の検討}, volume = {2020}, year = {2020} }