{"metadata":{"_oai":{"id":"oai:ipsj.ixsq.nii.ac.jp:00203210","sets":["1164:1579:10069:10141"]},"path":["10141"],"owner":"44499","recid":"203210","title":["マルチターゲット自動並列化コンパイラにおけるアクセラレータコスト推定手法の検討"],"pubdate":{"attribute_name":"公開日","attribute_value":"2020-02-20"},"_buckets":{"deposit":"b97f8ae7-ec71-4ffa-b766-4f98780f4fb0"},"_deposit":{"id":"203210","pid":{"type":"depid","value":"203210","revision_id":0},"owners":[44499],"status":"published","created_by":44499},"item_title":"マルチターゲット自動並列化コンパイラにおけるアクセラレータコスト推定手法の検討","author_link":["500236","500243","500237","500239","500245","500244","500240","500242","500238","500246","500241"],"item_titles":{"attribute_name":"タイトル","attribute_value_mlt":[{"subitem_title":"マルチターゲット自動並列化コンパイラにおけるアクセラレータコスト推定手法の検討"}]},"item_keyword":{"attribute_name":"キーワード","attribute_value_mlt":[{"subitem_subject":"コンパイラ","subitem_subject_scheme":"Other"}]},"item_type_id":"4","publish_date":"2020-02-20","item_4_text_3":{"attribute_name":"著者所属","attribute_value_mlt":[{"subitem_text_value":"早稲田大学基幹理工学部情報理工学科"},{"subitem_text_value":"早稲田大学基幹理工学部情報理工学科"},{"subitem_text_value":"早稲田大学基幹理工学研究科情報理工・情報通信専攻"},{"subitem_text_value":"早稲田大学基幹理工学研究科情報理工・情報通信専攻"},{"subitem_text_value":"早稲田大学基幹理工学研究科情報理工・情報通信専攻"},{"subitem_text_value":"早稲田大学アドバンストマルチコアプロセッサ研究所"},{"subitem_text_value":"オスカーテクノロジー株式会社"},{"subitem_text_value":"オスカーテクノロジー株式会社"},{"subitem_text_value":"株式会社NSITEXE"},{"subitem_text_value":"早稲田大学基幹理工学部情報理工学科"},{"subitem_text_value":"早稲田大学基幹理工学部情報理工学科"}]},"item_language":{"attribute_name":"言語","attribute_value_mlt":[{"subitem_language":"jpn"}]},"item_publisher":{"attribute_name":"出版者","attribute_value_mlt":[{"subitem_publisher":"情報処理学会","subitem_publisher_language":"ja"}]},"publish_status":"0","weko_shared_id":-1,"item_file_price":{"attribute_name":"Billing file","attribute_type":"file","attribute_value_mlt":[{"url":{"url":"https://ipsj.ixsq.nii.ac.jp/record/203210/files/IPSJ-ARC20240025.pdf","label":"IPSJ-ARC20240025.pdf"},"date":[{"dateType":"Available","dateValue":"2022-02-20"}],"format":"application/pdf","billing":["billing_file"],"filename":"IPSJ-ARC20240025.pdf","filesize":[{"value":"533.1 kB"}],"mimetype":"application/pdf","priceinfo":[{"tax":["include_tax"],"price":"660","billingrole":"5"},{"tax":["include_tax"],"price":"330","billingrole":"6"},{"tax":["include_tax"],"price":"0","billingrole":"16"},{"tax":["include_tax"],"price":"0","billingrole":"44"}],"accessrole":"open_date","version_id":"a2492319-1618-4456-b127-67549cb9ca04","displaytype":"detail","licensetype":"license_note","license_note":"Copyright (c) 2020 by the Information Processing Society of Japan"}]},"item_4_creator_5":{"attribute_name":"著者名","attribute_type":"creator","attribute_value_mlt":[{"creatorNames":[{"creatorName":"山本, 一貴"}],"nameIdentifiers":[{}]},{"creatorNames":[{"creatorName":"藤田, 一輝"}],"nameIdentifiers":[{}]},{"creatorNames":[{"creatorName":"柏俣, 智哉"}],"nameIdentifiers":[{}]},{"creatorNames":[{"creatorName":"高橋, 健"}],"nameIdentifiers":[{}]},{"creatorNames":[{"creatorName":"Boma, A. Adhi"}],"nameIdentifiers":[{}]},{"creatorNames":[{"creatorName":"北村, 俊明"}],"nameIdentifiers":[{}]},{"creatorNames":[{"creatorName":"川島, 慧大"}],"nameIdentifiers":[{}]},{"creatorNames":[{"creatorName":"納富, 昭"}],"nameIdentifiers":[{}]},{"creatorNames":[{"creatorName":"森, 裕司"}],"nameIdentifiers":[{}]},{"creatorNames":[{"creatorName":"木村, 啓二"}],"nameIdentifiers":[{}]},{"creatorNames":[{"creatorName":"笠原, 博徳"}],"nameIdentifiers":[{}]}]},"item_4_source_id_9":{"attribute_name":"書誌レコードID","attribute_value_mlt":[{"subitem_source_identifier":"AN10096105","subitem_source_identifier_type":"NCID"}]},"item_4_textarea_12":{"attribute_name":"Notice","attribute_value_mlt":[{"subitem_textarea_value":"SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc."}]},"item_resource_type":{"attribute_name":"資源タイプ","attribute_value_mlt":[{"resourceuri":"http://purl.org/coar/resource_type/c_18gh","resourcetype":"technical report"}]},"item_4_source_id_11":{"attribute_name":"ISSN","attribute_value_mlt":[{"subitem_source_identifier":"2188-8574","subitem_source_identifier_type":"ISSN"}]},"item_4_description_7":{"attribute_name":"論文抄録","attribute_value_mlt":[{"subitem_description":"アクセラレータを持つコンピュータシステムでプログラムを高速に実行する場合,プログラム中からアクセラレータ実行に適した箇所を適切に選択する必要がある.そのためには,着目しているプログラム部分がアクセラレータで処理可能かどうかのみならず,ホスト CPU で実行する場合に比べてアクセラレータで十分高速に実行可能であるかどうかの判定,すなわち着目部分の正確なコスト推定が重要である.本稿では,複数のアーキテクチャをターゲットとする OSCAR 自動並列化コンパイラにおいて,プログラム中のループのアクセラレータ実行コスト推定手法を提案する.本稿が対象とするコンパイルフローは,入力となる逐次 C プログラムから,アクセラレータ実行対象部抽出を含む自動並列化を行い並列化 C プログラムを生成する OSCAR コンパイラと,並列化されたプログラムから実行オブジェクトを生成する各ターゲット用のコンパイラから構成される.提案手法は,ターゲット用コンパイラで実施されるアクセラレータ用最適化を考慮したコスト推定を OSCAR コンパイラで行うことを特徴とする.各コアがベクトルアクセラレータ(VA)を持つ OSCAR ベクトルマルチコアをターゲットアーキテクチャとして,配列加算,行列積,畳み込み演算,コレスキー分解の 4 つのプログラムを用いて提案手法を評価した結果,最小 1.98%,最大 21.4%の精度で推定可能であることが確認できた.","subitem_description_type":"Other"}]},"item_4_biblio_info_10":{"attribute_name":"書誌情報","attribute_value_mlt":[{"bibliographicPageEnd":"7","bibliographic_titles":[{"bibliographic_title":"研究報告システム・アーキテクチャ(ARC)"}],"bibliographicPageStart":"1","bibliographicIssueDates":{"bibliographicIssueDate":"2020-02-20","bibliographicIssueDateType":"Issued"},"bibliographicIssueNumber":"25","bibliographicVolumeNumber":"2020-ARC-240"}]},"relation_version_is_last":true,"weko_creator_id":"44499"},"id":203210,"updated":"2025-01-19T20:37:55.209834+00:00","links":{},"created":"2025-01-19T01:05:38.995729+00:00"}