Item type |
SIG Technical Reports(1) |
公開日 |
2020-01-15 |
タイトル |
|
|
タイトル |
ベクトルプロセッサからFPGAへのタスクオフロードに関する一考察 |
言語 |
|
|
言語 |
jpn |
キーワード |
|
|
主題Scheme |
Other |
|
主題 |
アプリケーション |
資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_18gh |
|
資源タイプ |
technical report |
著者所属 |
|
|
|
東北大学大学院情報科学研究科 |
著者所属 |
|
|
|
理化学研究所計算科学研究センター |
著者所属 |
|
|
|
東北大学大学院情報科学研究科 |
著者所属 |
|
|
|
東北大学大学院情報科学研究科 |
著者所属 |
|
|
|
理化学研究所計算科学研究センター |
著者名 |
土方, 康平
上野, 知洋
江川, 隆輔
滝沢, 寛之
佐野, 健太郎
|
論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
本論文は,ベクトル計算機である NEC SX-Aurora TSUBASA (SX-AT) に搭載されるベクトルプロセッサ,Vector Engine (VE) が苦手とする計算処理を FPGA にオフロードし,それによって期待される性能向上を定量的に議論する.SX-AT には VE が Peripheral Component Interconnect Express (PCIe) カード上に搭載されている.本論文では,SX-AT に FPGA ボードを搭載することで,PCIe を介した VE と FPGA の連携機構を構築する.VE の PCI デバイス専用 API と FPGA 上に実装した Direct Memory Access (DMA) モジュールを用いて,VE と FPGA のメモリにおけるデータの転送を実現する.測定したデータ転送の遅延と帯域に基づき,VE から FPGA へのタスクオフロードの可能性を考察する.本稿においては,タスクの一例としてデータの圧縮処理を FPGA にオフロードすることを考え,VE ノードの実質的な帯域の向上という観点から,タスクオフロードの有用性を議論する. |
書誌レコードID |
|
|
収録物識別子タイプ |
NCID |
|
収録物識別子 |
AA11451459 |
書誌情報 |
研究報告システムとLSIの設計技術(SLDM)
巻 2020-SLDM-190,
号 2,
p. 1-5,
発行日 2020-01-15
|
ISSN |
|
|
収録物識別子タイプ |
ISSN |
|
収録物識別子 |
2188-8639 |
Notice |
|
|
|
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. |
出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |