@techreport{oai:ipsj.ixsq.nii.ac.jp:00198500, author = {上野, 嶺 and 森岡, 澄夫 and 三浦, 典之 and 松田, 航平 and 永田, 真 and Shivam, Bhasin and Yves, Mathieu and Tarik, Graba and Jean-Luc, Danger and 本間, 尚文 and Rei, Ueno and Sumio, Morioka and Noriyuki, Miura and Kohei, Matsuda and Makoto, Nagata and Shivam, Bhasin and Yves, Mathieu and Tarik, Graba and Jean-Luc, Danger and Naofumi, Homma}, issue = {59}, month = {Jul}, note = {本稿では高効率 AES ハードウェアアーキテクチャの設計を示す.提案アーキテクチャはレジスタリタイミングや命令順序交換に加え,本稿で新たに提案する線形演算の最適化手法である乗法的オフセットを用いることで高いスループット面積効率を達成する.さらに本稿では,論理合成の結果から,提案する AES 暗復号ハードウェアと AES 暗号化ハードウェアはそれぞれ既存手法よりも約 51-57 %と 58-64 %高いスループット面積効率を有することを示す., This paper presents high throughput / gate hardware architectures. In order to achieve a high area-time efficinecy, the proposed architectures employ a new trick for optimizing construction of linear operations named multiplicative-offset, in addition to register-retiming and operation-reordering techniques. As a result of logic syntheses, we confirm that the proposed AES encryption /decryption hardware and encryption hardware acheive approximately 51-57% and 58-64% higher efficiency than conventional ones, respectively.}, title = {乗法的オフセットに基づく高効率AESハードウェアアーキテクチャの設計}, year = {2019} }