Item type |
SIG Technical Reports(1) |
公開日 |
2019-07-16 |
タイトル |
|
|
タイトル |
高位設計フローにベイズ最適化法を応用した設計空間探索 |
タイトル |
|
|
言語 |
en |
|
タイトル |
Design Space Search Applying Bayesian Optimization to High-level Design Flow |
言語 |
|
|
言語 |
jpn |
資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_18gh |
|
資源タイプ |
technical report |
著者所属 |
|
|
|
東京大学大学院工学系研究科 |
著者所属 |
|
|
|
東京大学大規模集積システム設計教育研究センター |
著者所属 |
|
|
|
東京大学大学院工学系研究科/東京大学大規模集積システム設計教育研究センター |
著者所属(英) |
|
|
|
en |
|
|
The University of Tokyo |
著者所属(英) |
|
|
|
en |
|
|
VLSI Design Education Center |
著者所属(英) |
|
|
|
en |
|
|
The University of Tokyo / VLSI Design Education Center |
著者名 |
中山, 亮平
粟野, 皓光
池田, 誠
|
著者名(英) |
Ryohei, Nakayama
Hiromitsu, Awano
Makoto, Ikeda
|
論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
回路規模がますます増大する昨今において,記述の抽象度が低いハードウェア設計言語ではなく,抽象度の高い高級プログラミング言語を用いて回路設計を行う高位合成技術が注目を集めている.一方で,高位合成に必要な動作周波数,ループ制約等の設計パラメータを決定するためには,効率的に設計空間を探索することが重要となる.本発表では,設計パラメータの探索にベイズ最適化法を用いて,局所解を避けながら最適解を求める手法を提案する. |
論文抄録(英) |
|
|
内容記述タイプ |
Other |
|
内容記述 |
Now that circuit scale is increasing, high-level synthesis technology that designs circuits using high-level programming languages with high abstraction levels, rather than hardware design languages with low abstraction levels, is drawing attention. On the other hand, it is important to search the design space efficiently in order to determine the design parameters such as the operating frequency and loop constraints required for high-level synthesis. In this presentation, we propose a method to find the optimal solution while avoiding local solutions by using Bayesian optimization for design parameter search. |
書誌レコードID |
|
|
収録物識別子タイプ |
NCID |
|
収録物識別子 |
AA11235941 |
書誌情報 |
研究報告コンピュータセキュリティ(CSEC)
巻 2019-CSEC-86,
号 58,
p. 1-6,
発行日 2019-07-16
|
ISSN |
|
|
収録物識別子タイプ |
ISSN |
|
収録物識別子 |
2188-8655 |
Notice |
|
|
|
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. |
出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |