| Item type |
SIG Technical Reports(1) |
| 公開日 |
2019-03-10 |
| タイトル |
|
|
タイトル |
IPC制御を用いたSMTプロセッサ向けRT-VFS手法 |
| タイトル |
|
|
言語 |
en |
|
タイトル |
Real-Time Voltage and Frequency Scaling Scheme with IPG Controlling for SMT Processor |
| 言語 |
|
|
言語 |
jpn |
| キーワード |
|
|
主題Scheme |
Other |
|
主題 |
マイクロアーキテクチャ |
| 資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_18gh |
|
資源タイプ |
technical report |
| 著者所属 |
|
|
|
慶應義塾大学理工学部 |
| 著者所属 |
|
|
|
慶應義塾大学理工学部 |
| 著者所属 |
|
|
|
慶應義塾大学大学院理工学研究科 |
| 著者所属 |
|
|
|
慶應義塾大学理工学部 |
| 著者所属(英) |
|
|
|
en |
|
|
Faculty of Science, Keio University |
| 著者所属(英) |
|
|
|
en |
|
|
Faculty of Science, Keio University |
| 著者所属(英) |
|
|
|
en |
|
|
Faculty of Science, Keio University |
| 著者名 |
鈴木, 宏海
井出, 陽介
塚原, 悠太
山崎, 信行
|
| 著者名(英) |
Hiromi, Suzuki
Yosuke, Ide
Yuta, Tsukahara
Nobuyuki, Yamasaki
|
| 論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
組込みリアルタイムシステムはリアルタイム性の維持のみならず,消費電力を削減することが要求されている.本研究では Simultanus Multithreaded (SMT) プロセッサにおいて個々のスレッドの実行速度を制御できる Instructions Per Clock cycle (IPC) 制御機構を用いて論理プロセッサに割当てられたタスクの IPC を考慮して論理プロセッサの実行速度を制御することで利用率を均一化し,スケジューラビリティの維持と効率的な Real-Time Static Voltage and Frequency Scaling (RT-DVFS) を行う手法を提案する.また,IPC 制御により論理プロセッサの実行速度を動的に変化させることでタスクの実行時間を保ったまま動作周波数を低下させて消費電力を削減する Real-Time Dynamic Voltage and Frequency (RT-DVFS) 手法を提案する.シミュレーションによる評価の結果,提案手法は既存手法と比べてより高いスケジューラビリティと消費電力の削減が可能であることを示した. |
| 論文抄録(英) |
|
|
内容記述タイプ |
Other |
|
内容記述 |
In the field of Real-Time embedded systems, both of high-performance and low-power consumption are required. In this paper, we propose an algorithm to make utilization of logical processors even in order to improve schedulability and achieve efficient Real-Time Static Volatage and Frequency Scaling (RT-SVFS) with Instructions Per Clock cycle (IPG) Control mechanism which controls the thread execution speed. In addition, we also propose a method of Real-Time Dynamic Voltage and Frequency Scaling (RT-DVFS) that can maintain executed time of tasks with dealing with the efficiency of task executing by IPC control. According to the simulation results, the proposed techques improve schedulability and power consumptions compared by the existing techniques. |
| 書誌レコードID |
|
|
収録物識別子タイプ |
NCID |
|
収録物識別子 |
AA12149313 |
| 書誌情報 |
研究報告組込みシステム(EMB)
巻 2019-EMB-50,
号 22,
p. 1-6,
発行日 2019-03-10
|
| ISSN |
|
|
収録物識別子タイプ |
ISSN |
|
収録物識別子 |
2188-868X |
| Notice |
|
|
|
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. |
| 出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |