ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. 研究報告
  2. システムとLSIの設計技術(SLDM)
  3. 2019
  4. 2019-SLDM-187

マルチプロセッサにおける並列実行プログラムの共有キャッシュによる実行時間への影響度の見積もり手法

https://ipsj.ixsq.nii.ac.jp/records/195143
https://ipsj.ixsq.nii.ac.jp/records/195143
0fc2e703-83b1-4351-8016-bd1df338962c
名前 / ファイル ライセンス アクション
IPSJ-SLDM19187007.pdf IPSJ-SLDM19187007.pdf (1.8 MB)
Copyright (c) 2019 by the Information Processing Society of Japan
オープンアクセス
Item type SIG Technical Reports(1)
公開日 2019-03-10
タイトル
タイトル マルチプロセッサにおける並列実行プログラムの共有キャッシュによる実行時間への影響度の見積もり手法
タイトル
言語 en
タイトル Estimation Method of Shared Caches' Effects on Co-run Execution Speed in Multi-Core Processors
言語
言語 jpn
キーワード
主題Scheme Other
主題 車載,マルチコア
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_18gh
資源タイプ technical report
著者所属
名古屋大学
著者所属
名古屋大学
著者所属
名古屋大学
著者所属
名古屋大学
著者所属(英)
en
Nagoya University
著者所属(英)
en
Nagoya University
著者所属(英)
en
Nagoya University
著者所属(英)
en
Nagoya University
著者名 婁, 宜之

× 婁, 宜之

婁, 宜之

Search repository
本田, 晋也

× 本田, 晋也

本田, 晋也

Search repository
曾, 剛

× 曾, 剛

曾, 剛

Search repository
高田, 広章

× 高田, 広章

高田, 広章

Search repository
著者名(英) Yizhi, Lou

× Yizhi, Lou

en Yizhi, Lou

Search repository
Shinya, Honda

× Shinya, Honda

en Shinya, Honda

Search repository
Gang, Zeng

× Gang, Zeng

en Gang, Zeng

Search repository
Hiroaki, Takada

× Hiroaki, Takada

en Hiroaki, Takada

Search repository
論文抄録
内容記述タイプ Other
内容記述 近年,組込みシステムにおいて,チップマルチプロセッサ (CMP,Chip Multiprocessor) が普及してきている.CMP では,コヒーレンシを維持するため,共有キャッシュを搭載することが一般的である.しかし,共有キャッシュの競合によるキャッシュミスの増加とともに,プロセッサ全体の性能が劣化することも多い.そのため,プロセッサ間の負荷分担の最適化などのために,この性能劣化を数値化して評価することが重要である.PC 向けの数値化評価手法はすでに提案されているが,組込み向けの手法は少ないという現状がある.本研究は,並列実行による性能劣化を予測する Intel プロセッサ向けの既存手法を 64 ビットの ARM プロセッサ (AArch 64) を対象として再現,評価を行った.本研究で,再現した手法によって,AArch 64 プロセッサを対象として並列実行した時の実行時間の予測誤差は 2 コアで 1.79%,3 コアで 3.22%,4 コアで 6.00% であった.
論文抄録(英)
内容記述タイプ Other
内容記述 In recent years, embedded systems are commonly designed with Chip Multiprocessors (CMP). In CMP, sharing of last-level caches is demanded to provide coherency among processors. The sharing can cause performance degradations due to contentions in the shared caches . Estimations are needed to reduce the degradation. For now, there are few such estimation methods for embedded systems, despite those for PCs. In this research, we implemented existing estimation methods of PC's, specifically of Intel x86-64 proseccors(x64), in 64-bit ARM processors(AArch64), which are widely used in embedded systems. We successfully implemented an estimation method, and estimated performance of co-run programs in 2, 3 and 4 core AArch64 CMP environment, resulting an estimation error of only 1.79%, 3.22% and 6.00%.
書誌レコードID
収録物識別子タイプ NCID
収録物識別子 AA11451459
書誌情報 研究報告システムとLSIの設計技術(SLDM)

巻 2019-SLDM-187, 号 7, p. 1-8, 発行日 2019-03-10
ISSN
収録物識別子タイプ ISSN
収録物識別子 2188-8639
Notice
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc.
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-19 23:12:06.671113
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3