Item type |
Symposium(1) |
公開日 |
2018-08-22 |
タイトル |
|
|
タイトル |
バンドギャップ基準電源回路を対象としたBIST手法の検討 |
タイトル |
|
|
言語 |
en |
|
タイトル |
A BIST Scheme for Band Gap Reference Circuit |
言語 |
|
|
言語 |
jpn |
キーワード |
|
|
主題Scheme |
Other |
|
主題 |
回路設計 |
資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_5794 |
|
資源タイプ |
conference paper |
著者所属 |
|
|
|
高知工科大学 |
著者所属 |
|
|
|
高知工科大学 |
著者所属(英) |
|
|
|
en |
|
|
Kochi University of Technology |
著者所属(英) |
|
|
|
en |
|
|
Kochi University of Technology |
著者名 |
猪岡, 柚香
橘, 昌良
|
著者名(英) |
Yuka, Inooka
Masayoshi, Tachibana
|
論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
本論文では,ミックストシグナル LSI でよく用いられる参照電源電圧一つである BGR (Band-Gap Reference) 回路に対する MOSFET のオープンやショートなどの致命的な故障を検出する BIST 手法について述べる.提案 BIST では BGR 回路内から 3 つのテストポイントを取り,期待される正常値と比較することで故障を検出している.また,スタートアップ回路内にテスト入力発生器を組み込むことで高密度集積を可能としている.シミュレーションでは,8.8% の低い面積オーバヘッドで 91.4% の高い故障検出率が得られた. |
論文抄録(英) |
|
|
内容記述タイプ |
Other |
|
内容記述 |
This paper presents a Built-In Self-Test (BIST) scheme for detecting catastrophic faults such as opening and shorting of a MOSFET in the Bandgap reference which is one of reference voltages often used in mixed-signal LSI. The proposed BIST technique detects catastrophic faults by comparing expected voltages and observed voltages on three test-points in bandgap reference which is improved for test operation. Furthermore, since test stimulus generator is incorporated into a startup circuit, the high-density integration becomes possible. The demonstrations show that fault coverage and area overhead are 91.4% and 8.8%, respectively. |
書誌情報 |
DAシンポジウム2018論文集
巻 2018,
p. 33-38,
発行日 2018-08-22
|
出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |