ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. 研究報告
  2. システム・アーキテクチャ(ARC)
  3. 2018
  4. 2018-ARC-232

10G Ethernet向けデータパス拡張を適用したRISC-Vプロセッサの提案と実装

https://ipsj.ixsq.nii.ac.jp/records/190687
https://ipsj.ixsq.nii.ac.jp/records/190687
30c386a2-0347-4143-a8d5-a94693573245
名前 / ファイル ライセンス アクション
IPSJ-ARC18232005.pdf IPSJ-ARC18232005.pdf (507.6 kB)
Copyright (c) 2018 by the Institute of Electronics, Information and Communication Engineers This SIG report is only available to those in membership of the SIG.
ARC:会員:¥0, DLIB:会員:¥0
Item type SIG Technical Reports(1)
公開日 2018-07-23
タイトル
タイトル 10G Ethernet向けデータパス拡張を適用したRISC-Vプロセッサの提案と実装
タイトル
言語 en
タイトル Proposition and Implementation of RISC-V Processor with Data path extension for 10G Ethernet
言語
言語 jpn
キーワード
主題Scheme Other
主題 プロセッサアーキテクチャ
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_18gh
資源タイプ technical report
著者所属
慶應義塾大学環境情報学部
著者所属
慶應義塾大学環境情報学部
著者所属
慶應義塾大学理工学研究科
著者所属
慶應義塾大学環境情報学部
著者所属(英)
en
Faculty of Environment and Information Studies, Keio University
著者所属(英)
en
Faculty of Environment and Information Studies, Keio University
著者所属(英)
en
Graduate School of Science and Technology, Keio University
著者所属(英)
en
Faculty of Environment and Information Studies, Keio University
著者名 矢内, 洋祐

× 矢内, 洋祐

矢内, 洋祐

Search repository
松谷, 健史

× 松谷, 健史

松谷, 健史

Search repository
空閑, 洋平

× 空閑, 洋平

空閑, 洋平

Search repository
徳差, 雄太

× 徳差, 雄太

徳差, 雄太

Search repository
村井, 純

× 村井, 純

村井, 純

Search repository
著者名(英) Yosuke, Yanai

× Yosuke, Yanai

en Yosuke, Yanai

Search repository
Takeshi, Matsuya

× Takeshi, Matsuya

en Takeshi, Matsuya

Search repository
Yohei, Kuga

× Yohei, Kuga

en Yohei, Kuga

Search repository
Yuta, Tokusashi

× Yuta, Tokusashi

en Yuta, Tokusashi

Search repository
Jun, Murai

× Jun, Murai

en Jun, Murai

Search repository
論文抄録
内容記述タイプ Other
内容記述 本論文では,パケット処理を目的とした 1024 bit 幅のデータパスを持ったプロセッサを提案する.Intel DPDK を代表とするソフトウェアパケット処理環境は,高クロックかつマルチコア CPU を利用し,10G ・ 100G Ethernet 環境での高速パケット処理を実現している.本提案機能拡張では,Ethernet PHY とのデータをやり取りする 1024 bit 幅のデータパスを CPU に接続することで,シングルコアかつ低クロックでの高速パケット処理の実現を目的とする.本論文では,FPGA を用いて 32 bit RISC-V プロセッサと,本提案手法の拡張を実装した.評価では,ルーティングの一部処理を行いながら 10G Ethernet のラインレートに対して 99.1% のスループットでのパケット処理が可能なことを確認した.
論文抄録(英)
内容記述タイプ Other
内容記述 In this paper, we propose a processor with 1024 bit wide data path for packet processing. A software packet processing environment typified by Intel DPDK realizes high-speed packet processing in a 10 G / 100 G Ethernet environment using a high clock and multi-core CPU. In this proposed function extension, we aim to realize high-speed packet processing with single core and low clock by connecting 1024 bit wide data path that exchanges data with Ethernet PHY to CPU. In this paper, we implemented 32bit RISC-V processor and extension of our proposed method using FPGA. In the evaluation, we confirmed that it is possible to process packets with throughput of 99.1% with respect to the line rate of 10 G Ethernet while processing part of routing.
書誌レコードID
収録物識別子タイプ NCID
収録物識別子 AN10096105
書誌情報 研究報告システム・アーキテクチャ(ARC)

巻 2018-ARC-232, 号 5, p. 1-6, 発行日 2018-07-23
ISSN
収録物識別子タイプ ISSN
収録物識別子 2188-8574
Notice
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc.
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-20 01:05:24.591797
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3