WEKO3
アイテム
ThruChip Interfaceの設計自動化
https://ipsj.ixsq.nii.ac.jp/records/187571
https://ipsj.ixsq.nii.ac.jp/records/187571d94629f5-bdb6-492a-91c3-e288f387fa1a
| 名前 / ファイル | ライセンス | アクション |
|---|---|---|
|
|
Copyright (c) 2018 by the Information Processing Society of Japan
|
| Item type | National Convention(1) | |||||||||||||||
|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
| 公開日 | 2018-03-13 | |||||||||||||||
| タイトル | ||||||||||||||||
| タイトル | ThruChip Interfaceの設計自動化 | |||||||||||||||
| 言語 | ||||||||||||||||
| 言語 | jpn | |||||||||||||||
| キーワード | ||||||||||||||||
| 主題Scheme | Other | |||||||||||||||
| 主題 | コンピュータシステム | |||||||||||||||
| 資源タイプ | ||||||||||||||||
| 資源タイプ識別子 | http://purl.org/coar/resource_type/c_5794 | |||||||||||||||
| 資源タイプ | conference paper | |||||||||||||||
| 著者所属 | ||||||||||||||||
| 慶大 | ||||||||||||||||
| 著者所属 | ||||||||||||||||
| 慶大 | ||||||||||||||||
| 著者所属 | ||||||||||||||||
| 慶大 | ||||||||||||||||
| 著者所属 | ||||||||||||||||
| 慶大 | ||||||||||||||||
| 著者所属 | ||||||||||||||||
| 慶大 | ||||||||||||||||
| 著者名 |
柴, 康太
× 柴, 康太
× 宮田, 知輝
× 門本, 淳一郎
× 天野, 英晴
× 黒田, 忠広
|
|||||||||||||||
| 論文抄録 | ||||||||||||||||
| 内容記述タイプ | Other | |||||||||||||||
| 内容記述 | ThruChip Interface (TCI) は,誘導結合を用いた積層チップ間のワイヤレス通信技術である.TCIはワイヤレス通信により,有線接続のThrough-Silicon-Via (TSV) に匹敵するデータレート,消費電力,信頼性を低コストで実現することができる.しかし,TCIに向けたコイルの設計は,消費電力とコイル面積などのトレードオフを考慮しなければならないため,最適化を行うのに多大な時間を要する.本稿では,TCIを用いたチップ間通信に必要なコイルを短時間で最適化する設計フローを提案する.同時に,従来設計フローで最適化を行ったチャネルとの比較を行い,本提案設計手法の優位性を示す. | |||||||||||||||
| 書誌レコードID | ||||||||||||||||
| 収録物識別子タイプ | NCID | |||||||||||||||
| 収録物識別子 | AN00349328 | |||||||||||||||
| 書誌情報 |
第80回全国大会講演論文集 巻 2018, 号 1, p. 83-84, 発行日 2018-03-13 |
|||||||||||||||
| 出版者 | ||||||||||||||||
| 言語 | ja | |||||||||||||||
| 出版者 | 情報処理学会 | |||||||||||||||