ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. 論文誌(トランザクション)
  2. コンピューティングシステム(ACS)
  3. Vol.45
  4. No.SIG1(ACS4)

ソフトウェア制御オンチップメモリ向け自動最適化コンパイラの提案

https://ipsj.ixsq.nii.ac.jp/records/18523
https://ipsj.ixsq.nii.ac.jp/records/18523
23cfe9d4-3ccf-483c-a94d-d6d5e4d96d70
名前 / ファイル ライセンス アクション
IPSJ-TACS4501009.pdf IPSJ-TACS4501009.pdf (772.4 kB)
Copyright (c) 2004 by the Information Processing Society of Japan
オープンアクセス
Item type Trans(1)
公開日 2004-01-15
タイトル
タイトル ソフトウェア制御オンチップメモリ向け自動最適化コンパイラの提案
タイトル
言語 en
タイトル Automatic Compilation for Software -controlled On- chip Memory
言語
言語 jpn
キーワード
主題Scheme Other
主題 コンパイラとシステムソフトウエア
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_6501
資源タイプ journal article
著者所属
東京大学先端科学技術研究センター/独立行政法人科学技術振興機構
著者所属
独立行政法人科学技術振興機構/東京大学先端科学技術研究センター
著者所属
東京大学先端科学技術研究センター
著者所属(英)
en
Research Center for Advanced Science and Technology, The University of Tokyo/Japan Science and Technology Agency
著者所属(英)
en
Japan Science and Technology Agency/Research Center for Advanced Science and Technology, The University of Tokyo
著者所属(英)
en
Research Center for Advanced Science and Technology, The University of Tokyo
著者名 藤田, 元信 近藤, 正章 中村, 宏

× 藤田, 元信 近藤, 正章 中村, 宏

藤田, 元信
近藤, 正章
中村, 宏

Search repository
著者名(英) Motonobu, Fujita Masaaki, Kondo Hiroshi, Nakamura

× Motonobu, Fujita Masaaki, Kondo Hiroshi, Nakamura

en Motonobu, Fujita
Masaaki, Kondo
Hiroshi, Nakamura

Search repository
論文抄録
内容記述タイプ Other
内容記述 近年のプロセッサとメモリの性能差の問題に対応するため,従来のキャッシュメモリに加えソフトウェア制御可能なオンチップメモリを搭載するアーキテクチャが提案されている.しかし,ソフトウェア制御可能なオンチップメモリを利用した高性能化では従来のキャッシュでは自動的に行われていたデータ配置や入替え,転送のスケジューリングをプログラマが行わなければならず,アプリケーションの最適化にともなうユーザの負荷が問題となる.そこで本論文では自動最適化コンパイラの1つのアプローチとして,“ヒント情報に基づく自動最適化コンパイラ” を提案する.本コンパイラでは,ソフトウェア制御メモリの制御方法やパラメータなどのアーキテクチャをユーザが意識することなく,配列データの再利用性の有無といったアプリケーションに関する情報のみをヒント情報として与えるだけで最適化を可能にすることを目標としている.本コンパイラを実装しいくつかのアプリケーションに適用した結果,提案手法によりユーザの負荷を大幅に減らせること,および性能評価を通じて従来の方法で最適化したものと同等の性能が得られることが分かった.
論文抄録(英)
内容記述タイプ Other
内容記述 In order to overcome performance degradation caused by performance disparity between processor and main memory, there have been proposed several new VLSI architectures which have software controlled on-chip memory in addition to the conventional cache. However, users must specify data allocation/replacement on software controlled on-chip memory and data transfer between the on-chip and off-chip memories to achieve higher performance by utilizing on-chip memory. Because such properties are automatically controlled by hardware in conventional caches, a cost of optimization for a program becomes a matter that should be considered. In this paper, we propose an automatic optimizing compiler based on “Optimization Hint Informations”. Using proposed compiler, users can optimize programs only providing hint informations for data reusability without any knowledge of architecture details. We evaluate the performance and cost of programming for our compiler using two applications. The results reveal that the proposed compiler can drastically reduce the programmers’ burden and achieve high performance.
書誌レコードID
収録物識別子タイプ NCID
収録物識別子 AA11833852
書誌情報 情報処理学会論文誌コンピューティングシステム(ACS)

巻 45, 号 SIG01(ACS4), p. 77-87, 発行日 2004-01-15
ISSN
収録物識別子タイプ ISSN
収録物識別子 1882-7829
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-22 22:42:35.359465
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3