@techreport{oai:ipsj.ixsq.nii.ac.jp:00185204,
 author = {松田, 裕貴 and 小川, 愛理 and 味曽野, 智礼 and 藤枝, 直輝 and 市川, 周一 and 吉瀬, 謙二 and Yuki, Matsuda and Eri, Ogawa and Tomohiro, Misono and Naoki, Fujieda and Shuichi, Ichikawa and Kenji, Kise},
 issue = {37},
 month = {Jan},
 note = {本稿では,複数の FPGA を用いた将来の計算機システムを開発する MieruSys プロジェクトに関して,その設計と現在の開発状況について述べる.プロセス技術の向上に伴う FPGA の性能向上により,以前は ASIC が用いられた分野においても,FPGA の利用が進んでいる.また,計算機システムに対する利用者の要求は多様化しており,特定アプリケーション向けのアクセラレータはより重要となっている.MieruSys プロジェクトでは,複数の FPGA を用いて計算機の構成要素を設計し,それらをメッシュ接続した計算機システムを開発する.この計算機システムを MieruSys と命名する.メッシュ状のネットワークを採用することで,アクセラレータ等の構成要素を容易に追加でき,性能をスケーラブルに向上させることが期待できる.MieruSys は開発の初期段階であり,現在では Linux と FreeDOS が動作する,1 つの FPGA ボードを用いた MieruSys ver.0.1 の開発が完了している., This paper describes the design and current development of MieruSys project which develops a future computer system with multiple FPGAs. With the performance improvement of FPGA due to scale of process technology, FPGA has become gradually used in the field where ASIC was employed previously. Also, user's de mands for computer systems become diversified and application specific accelerators are becoming needed. In this MieruSys project, we design the computer components with multiple FPGAs, connect them with mesh network, and develop a whole computer system. We name this computer system MieruSys. Using mesh network can allow users to add accelerator components easily, and achieve high scalability. MieruSys is in the early development stage, and currently we have MieruSys ver.0.1 which can run Linux and FreeDOS on an FPGA board.},
 title = {MieruSysプロジェクト:複数のFPGAを用いた先進的な計算機システムの開発},
 year = {2015}
}