@article{oai:ipsj.ixsq.nii.ac.jp:00018519, author = {津邑公暁 and 中島, 康彦 and 五島, 正裕 and 森, 眞一郎 and 富田, 眞治 and Tomoaki, Tsumura and Yasuhiko, Nakashima and Masahiro, Goshima and Shin-Ichiro, Mori and Shinji, Tomita}, issue = {SIG01(ACS4)}, journal = {情報処理学会論文誌コンピューティングシステム(ACS)}, month = {Jan}, note = {区間再利用に並列事前実行を組み合わせた,非対称な投機的マルチスレッディング機構を提案する.投機実行スレッドが参照する主記憶位置が通常実行スレッドにより書き換えられた場合,書き換えられたアドレスを記録しておくことで,通常実行による再利用時に最低限必要な主記憶入力値のみを比較することが可能となり,オーバヘッドが削減できることを示す.SPEC95を用いた評価では,最大55%,平均でもSPECintで約20%,SPECfpで約35%のサイクル数を削減することができ,いずれも,投機実行の無効化などの既存手法よりも良好な結果となった., This paper proposes an asymmetrical speculative multithreading with region reuse and parallel early computation. Comparing only the location which may be overridden by nonspeculative store, we can reduce the overhead of reuse test of the memory values. It corresponds that the non-speculative store marks the address in reuse buffer that refers the same address. We show the maximum ratio of eliminated cycle reaches to 55%, and the average one reaches to 20% against SPECint95 benchmark programs and 35% against SPECfp95. These results are better than using existing methods such as invalidation.}, pages = {31--42}, title = {並列事前実行機構における主記憶値テストの高速化}, volume = {45}, year = {2004} }