ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. シンポジウム
  2. シンポジウムシリーズ
  3. DAシンポジウム
  4. 2017

フリップフロップ組合せの状態正当化による到達不能状態を用いた順序回路のテスト不能故障判定法

https://ipsj.ixsq.nii.ac.jp/records/183283
https://ipsj.ixsq.nii.ac.jp/records/183283
1b49015e-8bed-4aff-8b8e-cf294a5a157e
名前 / ファイル ライセンス アクション
IPSJ-DAS2017036.pdf IPSJ-DAS2017036.pdf (1.5 MB)
Copyright (c) 2017 by the Information Processing Society of Japan
オープンアクセス
Item type Symposium(1)
公開日 2017-08-23
タイトル
タイトル フリップフロップ組合せの状態正当化による到達不能状態を用いた順序回路のテスト不能故障判定法
タイトル
言語 en
タイトル An Untestable Fault Identification Method for Sequential Circuits Using Unreachable States by Justification of State Cubes
言語
言語 jpn
キーワード
主題Scheme Other
主題 信頼性・ばらつき
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_5794
資源タイプ conference paper
著者所属
日本大学大学院生産工学研究科
著者所属
日本大学生産工学部
著者所属
京都産業大学コンピュータ理工学部
著者所属
日本大学生産工学部
著者所属
日本大学生産工学部
著者所属
徳島大学大学院社会産業理工学研究部
著者所属
徳島大学大学院社会産業理工学研究部
著者所属(英)
en
Graduate School of Industrial Technology, Nihon University
著者所属(英)
en
College of Industrial Technology, Nihon University
著者所属(英)
en
College of Faculty of Computer Science and Engineering, Kyoto Sangyo University
著者所属(英)
en
College of Industrial Technology, Nihon University
著者所属(英)
en
College of Industrial Technology, Nihon University
著者所属(英)
en
Graduate School of Technology, Industrial and Social Sciences, Tokushima University
著者所属(英)
en
Graduate School of Technology, Industrial and Social Sciences, Tokushima University
著者名 二関, 森人

× 二関, 森人

二関, 森人

Search repository
細川, 利典

× 細川, 利典

細川, 利典

Search repository
吉村, 正義

× 吉村, 正義

吉村, 正義

Search repository
山崎, 紘史

× 山崎, 紘史

山崎, 紘史

Search repository
新井, 雅之

× 新井, 雅之

新井, 雅之

Search repository
四柳, 浩之

× 四柳, 浩之

四柳, 浩之

Search repository
橋爪, 正樹

× 橋爪, 正樹

橋爪, 正樹

Search repository
著者名(英) Morito, Niseki

× Morito, Niseki

en Morito, Niseki

Search repository
Toshinori, Hosokawa

× Toshinori, Hosokawa

en Toshinori, Hosokawa

Search repository
Masayoshi, Yoshimura

× Masayoshi, Yoshimura

en Masayoshi, Yoshimura

Search repository
Hiroshi, Yamazaki

× Hiroshi, Yamazaki

en Hiroshi, Yamazaki

Search repository
Masayuki, Arai

× Masayuki, Arai

en Masayuki, Arai

Search repository
Hiroyuki, Yotsuyanagi

× Hiroyuki, Yotsuyanagi

en Hiroyuki, Yotsuyanagi

Search repository
Masaki, Hashizume

× Masaki, Hashizume

en Masaki, Hashizume

Search repository
論文抄録
内容記述タイプ Other
内容記述 テストコストの削減やセキュリティ向上のため,スキャン設計を用いない非スキャン設計ベースのテストの要望がある.しかしながら,順序回路のテスト生成では,高い故障検出効率を得るために多大なテスト生成時間を要する.特にテスト不能故障判定時間が支配的である.そのため,テスト生成の前処理で,テスト不能故障を判定することが重要である.本論文では,SAT を用いて数個のフリップフロップ組合せの状態が到達不能状態か否かを判定し,その到達不能状態を用いたテスト不能故障判定法を提案する.また,既存の順序回路のテスト不能故障判定法と提案手法を組み合わせて,ISCAS' 89 及び ITC' 99 ベンチマーク回路においてテスト不能故障を判定し,評価する.
論文抄録(英)
内容記述タイプ Other
内容記述 Non-scan based test generation is required for the purpose of resolving reduction of test cost and improvement of security. However, in the test generation of the sequential circuit, it consumes a lot of test generation time to obtain high fault efficiency. Especially, untestable fault identification time is dominant. Therefore, it is important to identify untestable faults in the pre-processing of the test generation. In this paper, an unreachable state identification method, which identifies whether states on a few flip-flops can be justified using SAT, and an untestable fault identification method using the unreachable states are proposed. Moreover, untestable faults are identified by applying the combination of conventional methods and our proposed method to ISCAS' 89 and ITC' 99 benchmark circuits, and the number of untestable faults is evaluated.
書誌情報 DAシンポジウム2017論文集

巻 2017, p. 186-191, 発行日 2017-08-23
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-20 03:44:36.830461
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3