WEKO3
アイテム
プラットフォーム独立の追加ハードウェア IP による SoC 仮想化方式
https://ipsj.ixsq.nii.ac.jp/records/18225
https://ipsj.ixsq.nii.ac.jp/records/1822580764358-b502-47b2-a0cc-13b8d9706d75
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 2007 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | Trans(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 2007-08-15 | |||||||
タイトル | ||||||||
タイトル | プラットフォーム独立の追加ハードウェア IP による SoC 仮想化方式 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | SoC Virtualization by Platform-independent Hardware IP Components | |||||||
言語 | ||||||||
言語 | jpn | |||||||
キーワード | ||||||||
主題Scheme | Other | |||||||
主題 | ハードウェア設計技術 | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_6501 | |||||||
資源タイプ | journal article | |||||||
著者所属 | ||||||||
株式会社東芝研究開発センター | ||||||||
著者所属 | ||||||||
株式会社東芝研究開発センター | ||||||||
著者所属 | ||||||||
株式会社東芝研究開発センター | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Corporate Research & Development Center, Toshiba Corporation | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Corporate Research & Development Center, Toshiba Corporation | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Corporate Research & Development Center, Toshiba Corporation | ||||||||
著者名 |
矢尾, 浩
吉井, 謙一郎
金井, 達徳
× 矢尾, 浩 吉井, 謙一郎 金井, 達徳
|
|||||||
著者名(英) |
Hiroshi, YAO
Ken-ichiro, YOSHII
Tatsunori, KANAI
× Hiroshi, YAO Ken-ichiro, YOSHII Tatsunori, KANAI
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | デジタルメディア機器に組み込まれる System-on-Chip(SoC)は、プロセッサコアだけでなくハードウェアエンジンや DSP 等様々な機能モジュールを混載し、ハードウェアとソフトウェアが高機能化そして複雑化している。このような SoC では、各機能モジュールにおける処理間の不要な相互干渉等を防ぐために、SoC 全体を対象とした安全で信頼性の高い実行環境が望まれている。そこで本稿では、SoC 全体を仮想化することによりそのような実行環境を実現する方式を提案する。本方式ではプラットフォームに依存しないハードウェア IP(Intellectual Property)を SoC に追加する。このハードウェア IP とハイパーバイザが連携して、メモリとデバイスへのアクセス制御、および割込みの適切な配送を行うことにより、SoC 全体の仮想化を実現する。さらに FPGA を用いて本方式の試作と性能測定を行い、本方式の実現可能性を検証した。 | |||||||
論文抄録(英) | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | System-on-Chips (SoC) embedded in digital media systems become more complicated and sophisticated because various functional modules are integrated into them. Safe, secure, and dependable runtime environment that covers whole SoC is expected to avoid interference between processes of functional modules. Therefore, we propose an architecture of SoC virtualization that realizes such runtime environment for software and hardware. The architecture adds platform-independent hardware IPs to SoC. The hardware IPs and hypervisor realize SoC virtualization by access control for memories and devices, and delivery of interrupts from devices to an appropriate destination. Feasibility is studied by prototyping with FPGA and performance measurement. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AA11833852 | |||||||
書誌情報 |
情報処理学会論文誌コンピューティングシステム(ACS) 巻 48, 号 SIG13(ACS19), p. 37-48, 発行日 2007-08-15 |
|||||||
ISSN | ||||||||
収録物識別子タイプ | ISSN | |||||||
収録物識別子 | 1882-7829 | |||||||
出版者 | ||||||||
言語 | ja | |||||||
出版者 | 情報処理学会 |