{"metadata":{"_oai":{"id":"oai:ipsj.ixsq.nii.ac.jp:00178003","sets":["1164:1579:9047:9118"]},"path":["9118"],"owner":"11","recid":"178003","title":["ホールスラスタ・シミュレーションにおける割付処理のAltera SDK for OpenCLを用いた高速化"],"pubdate":{"attribute_name":"公開日","attribute_value":"2017-03-02"},"_buckets":{"deposit":"7746eabb-63ee-4a63-a45c-f86d0d013d59"},"_deposit":{"id":"178003","pid":{"type":"depid","value":"178003","revision_id":0},"owners":[11],"status":"published","created_by":11},"item_title":"ホールスラスタ・シミュレーションにおける割付処理のAltera SDK for OpenCLを用いた高速化","author_link":["379601","379600","379599","379598","379597"],"item_titles":{"attribute_name":"タイトル","attribute_value_mlt":[{"subitem_title":"ホールスラスタ・シミュレーションにおける割付処理のAltera SDK for OpenCLを用いた高速化"}]},"item_keyword":{"attribute_name":"キーワード","attribute_value_mlt":[{"subitem_subject":"ツール及びFPGA応用","subitem_subject_scheme":"Other"}]},"item_type_id":"4","publish_date":"2017-03-02","item_4_text_3":{"attribute_name":"著者所属","attribute_value_mlt":[{"subitem_text_value":"慶應義塾大学理工学部情報工学科"},{"subitem_text_value":"慶應義塾大学理工学部情報工学科"},{"subitem_text_value":"宇宙航空研究開発機構航空技術部門数値解析技術研究ユニット"},{"subitem_text_value":"宇宙航空研究開発機構航空技術部門数値解析技術研究ユニット"},{"subitem_text_value":"慶應義塾大学理工学部情報工学科"}]},"item_language":{"attribute_name":"言語","attribute_value_mlt":[{"subitem_language":"jpn"}]},"item_publisher":{"attribute_name":"出版者","attribute_value_mlt":[{"subitem_publisher":"情報処理学会","subitem_publisher_language":"ja"}]},"publish_status":"0","weko_shared_id":-1,"item_file_price":{"attribute_name":"Billing file","attribute_type":"file","attribute_value_mlt":[{"url":{"url":"https://ipsj.ixsq.nii.ac.jp/record/178003/files/IPSJ-ARC17225064.pdf","label":"IPSJ-ARC17225064.pdf"},"format":"application/pdf","billing":["billing_file"],"filename":"IPSJ-ARC17225064.pdf","filesize":[{"value":"1.2 MB"}],"mimetype":"application/pdf","priceinfo":[{"tax":["include_tax"],"price":"0","billingrole":"16"},{"tax":["include_tax"],"price":"0","billingrole":"44"}],"accessrole":"open_login","version_id":"8ed45d93-2d87-4ae0-b618-e640fb99c7fd","displaytype":"detail","licensetype":"license_note","license_note":"Copyright (c) 2017 by the Institute of Electronics, Information and Communication Engineers This SIG report is only available to those in membership of the SIG."}]},"item_4_creator_5":{"attribute_name":"著者名","attribute_type":"creator","attribute_value_mlt":[{"creatorNames":[{"creatorName":"野田, 裕之"}],"nameIdentifiers":[{}]},{"creatorNames":[{"creatorName":"酒井, 諒太郎"}],"nameIdentifiers":[{}]},{"creatorNames":[{"creatorName":"宮島, 敬明"}],"nameIdentifiers":[{}]},{"creatorNames":[{"creatorName":"藤田, 直行"}],"nameIdentifiers":[{}]},{"creatorNames":[{"creatorName":"天野, 英晴"}],"nameIdentifiers":[{}]}]},"item_4_source_id_9":{"attribute_name":"書誌レコードID","attribute_value_mlt":[{"subitem_source_identifier":"AN10096105","subitem_source_identifier_type":"NCID"}]},"item_4_textarea_12":{"attribute_name":"Notice","attribute_value_mlt":[{"subitem_textarea_value":"SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc."}]},"item_resource_type":{"attribute_name":"資源タイプ","attribute_value_mlt":[{"resourceuri":"http://purl.org/coar/resource_type/c_18gh","resourcetype":"technical report"}]},"item_4_source_id_11":{"attribute_name":"ISSN","attribute_value_mlt":[{"subitem_source_identifier":"2188-8574","subitem_source_identifier_type":"ISSN"}]},"item_4_description_7":{"attribute_name":"論文抄録","attribute_value_mlt":[{"subitem_description":"Full Particle-In-Cell (Full-PIC) 法は,電気推進エンジンの一種であるホールスラスタの研究開発で用いられる数値シミュレーション手法である.Full-PIC 法は,イオン ・ 中性子 ・ 電子の全てを粒子として扱うため,粒子を流体モデルに近似させる他の手法と比べ高精度であるが,計算コストが高いことが知られている.宇宙航空研究開発機構 (JAXA) が研究開発を進めるホールスラスタ用シミュレーション ・ コード (NSRU-Full-PIC) は,Full-PIC 法を用いており,処理に膨大な時間を要することが問題である.NSRU-Full-PIC において,特に計算負荷の高い処理は割付処理である.割付処理は,粒子の情報をセル四隅へ割り付ける処理であり,Read After Write (RAW) ハザードを引き起こすために並列化を阻害する要因となる.本研究では,Altera 社のミッドレンジ SoC FPGA であるArria 10 SoC を複数用いたホールスラスタ ・ シミュレーション用マルチ FPGA クラスタ構築の第一段階として,Altera 社が提供する FPGA 向け Open CL ベース高位合成環境である Altera SDK for OpenCL を用いて,NSRU-Full-PICにおいて特に高負荷である割付処理を Arria 10 SoC にオフロードし高速化を検討する.本実装では,RAW ハザードを回避しつつ効率のよい処理を行うため,粒子がもつ情報をセル単位でリダクションの形でまとめてセル四隅へ割り付ける.オフロード結果を CPU での実行結果と比較したところ,ARM Cortex-A91.5GHz と比較して最大で約 11.4 倍の高速化を達成し,Xeon E5-2667 0 2.9GHz と比較して最大で約 2.1 倍の高速化を達成した.","subitem_description_type":"Other"}]},"item_4_biblio_info_10":{"attribute_name":"書誌情報","attribute_value_mlt":[{"bibliographicPageEnd":"6","bibliographic_titles":[{"bibliographic_title":"研究報告システム・アーキテクチャ(ARC)"}],"bibliographicPageStart":"1","bibliographicIssueDates":{"bibliographicIssueDate":"2017-03-02","bibliographicIssueDateType":"Issued"},"bibliographicIssueNumber":"64","bibliographicVolumeNumber":"2017-ARC-225"}]},"relation_version_is_last":true,"weko_creator_id":"11"},"id":178003,"updated":"2025-01-20T05:19:33.933890+00:00","links":{},"created":"2025-01-19T00:47:23.277397+00:00"}