ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. 研究報告
  2. システム・アーキテクチャ(ARC)
  3. 2017
  4. 2017-ARC-224

実数値GA専用プロセッサを用いたFIRフィルタの最適設計

https://ipsj.ixsq.nii.ac.jp/records/176974
https://ipsj.ixsq.nii.ac.jp/records/176974
36ee8426-daab-4900-8841-0b0f3f26de6e
名前 / ファイル ライセンス アクション
IPSJ-ARC17224002.pdf IPSJ-ARC17224002.pdf (1.4 MB)
Copyright (c) 2017 by the Institute of Electronics, Information and Communication Engineers This SIG report is only available to those in membership of the SIG.
ARC:会員:¥0, DLIB:会員:¥0
Item type SIG Technical Reports(1)
公開日 2017-01-16
タイトル
タイトル 実数値GA専用プロセッサを用いたFIRフィルタの最適設計
タイトル
言語 en
タイトル Optimal Design of FIR filter using a Real Coded Genetic Algorithm Processor
言語
言語 jpn
キーワード
主題Scheme Other
主題 専用システムとアクセラレータ
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_18gh
資源タイプ technical report
著者所属
東京電機大学大学院先端科学技術研究科
著者所属
東京電機大学大学院先端科学技術研究科
著者所属(英)
en
Graduate school of Science and Engineering, Tokyo Denki University
著者所属(英)
en
Graduate school of Science and Engineering, Tokyo Denki University
著者名 塚原, 彰彦

× 塚原, 彰彦

塚原, 彰彦

Search repository
金杉, 昭徳

× 金杉, 昭徳

金杉, 昭徳

Search repository
著者名(英) Akihiko, Tsukahara

× Akihiko, Tsukahara

en Akihiko, Tsukahara

Search repository
Akinori, Kanasugi

× Akinori, Kanasugi

en Akinori, Kanasugi

Search repository
論文抄録
内容記述タイプ Other
内容記述 遺伝的アルゴリズム (GA) などの進化アルゴリズムはディジタルフィルタの最適設計に応用されている.従来,この応用において進化アルゴリズムの実行はソフトウェアで行うことが多く,専用のハードウェアによって行う事例はあまり多くない.そこで本稿では,実数値 GA 専用プロセッサを用いて FIR フィルタを設計した事例について報告する.実数値 GA 専用プロセッサは,解候補の評価計算をソフトマクロ汎用 CPU によって行うため,様々なフィルタをプログラムの変更だけで設計できる.また,1 チップの FPGA に実装できるため,組み込み分野への応用が期待できる.
論文抄録(英)
内容記述タイプ Other
内容記述 Evolutionary algorithms such as Genetic Algorithm (GA) are applied to the optimum design of digital filters. In generally, digital filter design using these methods are often implemented by software. Hardware implementation using dedicated hardware has not been reported much yet. In this paper, we report optimal design of FIR filter using RCGA processor. Since the solution candidates are evaluated by the soft macro general-purpose CPU, various filters can be designed by changing the program. Furthermore, since the RCGA processor and finite impulse response (FIR) filter are implemented in one chip FPGA, it can be expected to be applied to embedded application.
書誌レコードID
収録物識別子タイプ NCID
収録物識別子 AN10096105
書誌情報 研究報告システム・アーキテクチャ(ARC)

巻 2017-ARC-224, 号 2, p. 1-6, 発行日 2017-01-16
ISSN
収録物識別子タイプ ISSN
収録物識別子 2188-8574
Notice
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc.
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-20 05:39:00.339084
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3