| Item type |
Symposium(1) |
| 公開日 |
2016-09-07 |
| タイトル |
|
|
タイトル |
電源ノイズ削減のためのマルチコアプロセッサ向けクロックゲーティング機構の提案 |
| タイトル |
|
|
言語 |
en |
|
タイトル |
An Efficient Clock-Gating Mechanism for Multi-Core Processor to reduce Power Supply Noise |
| 言語 |
|
|
言語 |
jpn |
| キーワード |
|
|
主題Scheme |
Other |
|
主題 |
システムレベル設計 |
| 資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_5794 |
|
資源タイプ |
conference paper |
| 著者所属 |
|
|
|
大阪大学大学院情報科学研究科 |
| 著者所属 |
|
|
|
大阪大学大学院情報科学研究科 |
| 著者所属 |
|
|
|
大阪大学大学院情報科学研究科 |
| 著者所属 |
|
|
|
大阪大学大学院情報科学研究科 |
| 著者所属(英) |
|
|
|
en |
|
|
Dept. Information Systems Engineering, Graduate School of Information Science and Technology, Osaka University |
| 著者所属(英) |
|
|
|
en |
|
|
Dept. Information Systems Engineering, Graduate School of Information Science and Technology, Osaka University |
| 著者所属(英) |
|
|
|
en |
|
|
Dept. Information Systems Engineering, Graduate School of Information Science and Technology, Osaka University |
| 著者所属(英) |
|
|
|
en |
|
|
Dept. Information Systems Engineering, Graduate School of Information Science and Technology, Osaka University |
| 著者名 |
川部, 純
武内, 良典
劉, 載勲
今井, 正治
|
| 著者名(英) |
Jun, Kawabe
Yoshinori, Takeuchi
Jaehoon, Yu
Masaharu, Imai
|
| 論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
タスクの並列処理により高速化を達成するマルチコアプロセッサは消費電流の変化量が大きく,消費電流の変化が電源ノイズを大きくさせる原因となっている.電源ノイズはチップの誤動作を引き起こしプロセッサの信頼性を低下させる.本稿では消費電力の削減手法であるクロックゲーティングをコアに対して適用し,プロセッサの電流変化量を動的に抑制する機構を提案する.提案する機構により,プロセッサの性能低下を抑えつつ電流変化量を一定以下に保証する.実験により 4 コアマルチプロセッサの性能低下を最大 7%に抑えることを確認した.提案するクロックゲーティング機構により,性能低下が起きない条件下で,電流変化量を 2 ビット実装の場合 41.2%,3 ビット実装の場合 37.3%,4 ビット実装の場合 35.1%削減することを確認した. |
| 論文抄録(英) |
|
|
内容記述タイプ |
Other |
|
内容記述 |
Multi-core processors achieve high performance by parallel processing of tasks. However, the large amount of current change of multi-core processors makes power supply noise large. Power supply noise causes low reliability of the processor. This paper proposes a mechanism which dynamically suppresses the amount of current change of the processor by controlling the execution of cores using clock-gating. The mechanism guarantees the amount of current change under certain level keeping performance. Evaluation results show that the performance degradation of 4 core multi-processor was within 7% by proposed mechanism, and amount of current change was reduced 41.2% by 2-bit implementation, 37.3% by 3-bit implementation, 35.1% by 4-bit implementation, respectively. |
| 書誌情報 |
DAシンポジウム2016論文集
巻 2016,
号 29,
p. 151-156,
発行日 2016-09-07
|
| 出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |