| Item type |
Symposium(1) |
| 公開日 |
2016-09-07 |
| タイトル |
|
|
タイトル |
広範囲な動作性能領域においてエネルギー最小点追跡を可能にするオンチップメモリ |
| タイトル |
|
|
言語 |
en |
|
タイトル |
An On-Chip Memory Enabling Minimum Energy Point Tracking over a Wide Operating Performance Range |
| 言語 |
|
|
言語 |
jpn |
| キーワード |
|
|
主題Scheme |
Other |
|
主題 |
省エネルギー |
| 資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_5794 |
|
資源タイプ |
conference paper |
| 著者所属 |
|
|
|
京都大学大学院情報学研究科 |
| 著者所属 |
|
|
|
京都大学大学院情報学研究科 |
| 著者所属 |
|
|
|
京都大学大学院情報学研究科 |
| 著者名 |
塩見, 準
石原, 亨
小野寺, 秀俊
|
| 著者名(英) |
Jun, Shiomi
Tohru, Ishihara
Hidetoshi, Onodera
|
| 論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
オンチップメモリはプロセッサの中で最もエネルギーを消費する素子の 1 つである.したがって,低消費エネルギー化のため電源電圧および基板電圧の調整がオンチップメモリにも適用されている.本稿では,65-nm FDSOI プロセスで製造されたオンチップメモリの測定結果を述べる.既存の 6T SRAM マクロと異なり,スタンダードセルベースメモリを使用することで,定格電圧から 0.3V のような幅広い動作性能領域で動作を可能にする.次に,オンチップメモリの電源電圧および基板電圧を同時に調整し,要求動作速度に対し消費エネルギーを最小化するエネルギー最小点でオンチップメモリを動作させる.DVFS 制御と比較して,最大 34%消費エネルギーを削減可能であることを示す. |
| 論文抄録(英) |
|
|
内容記述タイプ |
Other |
|
内容記述 |
On-chip memory is one of the most energy consuming components in processors. Aggressive supply voltage scaling and adaptive body biasing are thus applied even to the on-chip memories. In this paper, an on-chip memory is designed to investigate a minimum energy point in a 65-nm FDSOI process technology. Unlike conventional on-chip memories, it employs standard-cell based memories (SCMs) as an alternative to conventional 6T SRAM macros, enabling it to operate at 0.3 V supply voltage. Then, simultaneous tuning of supply and threshold voltage is applied to the SCM, which enables it to operate with minimum energy consumption under a specific clock period. Measurement results show that the energy consumption of the SCM is reduced by 32% in comparison with the conventional DVFS technique. |
| 書誌情報 |
DAシンポジウム2016論文集
巻 2016,
号 17,
p. 91-96,
発行日 2016-09-07
|
| 出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |