WEKO3
アイテム
シミュレーションによる大型制御用計算機構成の評価と検討
https://ipsj.ixsq.nii.ac.jp/records/16335
https://ipsj.ixsq.nii.ac.jp/records/1633591f2ca09-9572-45ad-bd6c-4bf8aa949162
名前 / ファイル | ライセンス | アクション |
---|---|---|
![]() |
Copyright (c) 1980 by the Information Processing Society of Japan
|
|
オープンアクセス |
Item type | Journal(1) | |||||||
---|---|---|---|---|---|---|---|---|
公開日 | 1980-01-15 | |||||||
タイトル | ||||||||
タイトル | シミュレーションによる大型制御用計算機構成の評価と検討 | |||||||
タイトル | ||||||||
言語 | en | |||||||
タイトル | Evaluation of Large Scale Control Computer Architecture through Simulation | |||||||
言語 | ||||||||
言語 | jpn | |||||||
キーワード | ||||||||
主題Scheme | Other | |||||||
主題 | 論文 | |||||||
資源タイプ | ||||||||
資源タイプ識別子 | http://purl.org/coar/resource_type/c_6501 | |||||||
資源タイプ | journal article | |||||||
著者所属 | ||||||||
日立製作所日立研究所 | ||||||||
著者所属 | ||||||||
日立製作所日立研究所 | ||||||||
著者所属 | ||||||||
日立製作所日立研究所 | ||||||||
著者所属 | ||||||||
宇都宮大学工学部 | ||||||||
著者所属 | ||||||||
日立製作所大みか工場計算制御設計部 | ||||||||
著者所属 | ||||||||
日立製作所大みか工場計算制御設計部 | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Hitachi Research Laboratory, Hitachi Ltd | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Hitachi Research Laboratory, Hitachi Ltd | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Hitachi Research Laboratory, Hitachi Ltd | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Hitachi Research Laboratory, Hitachi Ltd | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Omika Works, Hitachi Ltd | ||||||||
著者所属(英) | ||||||||
en | ||||||||
Omika Works, Hitachi Ltd | ||||||||
著者名 |
福永, 泰
× 福永, 泰
|
|||||||
著者名(英) |
Yasushi, Fukunaga
× Yasushi, Fukunaga
|
|||||||
論文抄録 | ||||||||
内容記述タイプ | Other | |||||||
内容記述 | 近年 高速処理性能を達成するために 制御用計算機にも種々の並列処理が導入される傾向にある.パイプライン処理は 並列処理方式としては 性能第一を目指す大型計算機に 従来より広く使用されている方式であるが 規模の小さい制御用計算機に導入する場合には性能/コストの点を十二分に考慮する必要がある.パイプライン処理を有効に機能させるには 十分なメモリスループットを確保する必要があり このためのメモリバス幅 メモリのインタリーブの構成方式 命令スタックのサイズの3点を 相互に関連性を持つ要素と考え 分析評価を行った.まず この3点を考慮した16ビット計算機の最適構成を求めるため シミュレーションプログラムを新たに開発し このシミュレーションプログラムにより 32ビットのメモリバス 2ウェイインタリーブのメモリ 4語の命令スタックがパイプライン制御に最適であることを明らかにした.これ等の最適化により 処理装置の性能は パイプライン制御を実施しない計算機の約2倍で S-TTLを用いた場合 1MIPSの高速処理性を実現できることを明らかにした. | |||||||
書誌レコードID | ||||||||
収録物識別子タイプ | NCID | |||||||
収録物識別子 | AN00116647 | |||||||
書誌情報 |
情報処理学会論文誌 巻 21, 号 1, p. 60-66, 発行日 1980-01-15 |
|||||||
ISSN | ||||||||
収録物識別子タイプ | ISSN | |||||||
収録物識別子 | 1882-7764 |