WEKO3
アイテム
階層型共通バス方式による複合マイクロコンピュータシステム
https://ipsj.ixsq.nii.ac.jp/records/16010
https://ipsj.ixsq.nii.ac.jp/records/16010a07a5b21-0506-4758-aaf0-7444218e203b
| 名前 / ファイル | ライセンス | アクション |
|---|---|---|
|
|
Copyright (c) 1983 by the Information Processing Society of Japan
|
|
| オープンアクセス | ||
| Item type | Journal(1) | |||||||
|---|---|---|---|---|---|---|---|---|
| 公開日 | 1983-11-15 | |||||||
| タイトル | ||||||||
| タイトル | 階層型共通バス方式による複合マイクロコンピュータシステム | |||||||
| タイトル | ||||||||
| 言語 | en | |||||||
| タイトル | A Hierarchical Common Bus Structure for Multi - microcomputer Systems | |||||||
| 言語 | ||||||||
| 言語 | jpn | |||||||
| キーワード | ||||||||
| 主題Scheme | Other | |||||||
| 主題 | 論文 | |||||||
| 資源タイプ | ||||||||
| 資源タイプ識別子 | http://purl.org/coar/resource_type/c_6501 | |||||||
| 資源タイプ | journal article | |||||||
| 著者所属 | ||||||||
| (株)日立製作所マイクロエレクトロニクス機器開発研究所 | ||||||||
| 著者所属 | ||||||||
| (株)日立製作所マイクロエレクトロニクス機器開発研究所 | ||||||||
| 著者所属 | ||||||||
| (株)日立製作所システム開発研究所 | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| Microelectronics Products Development Laboratory, Hitachi, Ltd | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| Microelectronics Products Development Laboratory, Hitachi, Ltd | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| Systems Development Laboratory, Hitachi, Ltd | ||||||||
| 著者名 |
石田, 秀昭
畑田, 稔
桧山, 邦夫
× 石田, 秀昭 畑田, 稔 桧山, 邦夫
|
|||||||
| 著者名(英) |
Hideaki, Ishida
Minoru, Hatada
Kunio, Hiyama
× Hideaki, Ishida Minoru, Hatada Kunio, Hiyama
|
|||||||
| 論文抄録 | ||||||||
| 内容記述タイプ | Other | |||||||
| 内容記述 | 複数のプロセッサを結合する方式の一つに共通バス方式がある.この方式は 一般に プロセッサの増設性がよいことと プロセッサ間において メッセージ伝送の高速化が図れること等により 広く用いられているが 結合できるプロセッサ数に物理的制限があることと 共通パスの競合制御をいかに行うかが システム構成上の課題となっている.そこで 本稿では これらを解決することと マイクロプロセッサの小型 安価という特徴を生かした コンパクトで性能/価格比の高い結合方式の実現をねらって 階層型共通バス方式を提案する.本方式では ユニフォームな階層構造に着目したルーティング方式の採用により 多数のマイクロプロセッサの結合を可能としており また 集中回路のない分散型バス制御方式に基づく唯一種類のパスカプラで バス間の結合が可能であることから 融通性・拡張性のあるシステムの容易な構築を実現している.また コンパクトで低価格なハードウェアの開発をねらうとともに ハードウェア化による性能向上 および ソフトウェアの負担の軽減を十分考慮した ソフト・ハード・インタフェースを設定している.これらの方式の概念と 具体的実現手段を明らかにし 実際に開発した複合プロセッサシステムにおいて実測した結果を示す.データ転送には DMA転送方式を採用しており 現状システムでは 1MB/sの転送速度が得られている. | |||||||
| 書誌レコードID | ||||||||
| 収録物識別子タイプ | NCID | |||||||
| 収録物識別子 | AN00116647 | |||||||
| 書誌情報 |
情報処理学会論文誌 巻 24, 号 6, p. 821-829, 発行日 1983-11-15 |
|||||||
| ISSN | ||||||||
| 収録物識別子タイプ | ISSN | |||||||
| 収録物識別子 | 1882-7764 | |||||||