@techreport{oai:ipsj.ixsq.nii.ac.jp:00159094,
 author = {寺田, 晃太朗 and 柳澤, 政生 and 戸川, 望 and Kotaro, Terada and Masao, Yanagisawa and Togawa, Nozomu},
 issue = {8},
 month = {May},
 note = {半導体の微細化に伴い,配線遅延が相対的に増大している問題が顕著化し,高位合成段階で配線遅延を考盧する必要がある.レジスタと演算器をチップ上に分散させレジスタと演算器間の配線遅延を小さくできるレジスタ分散型アーキテクチャ (RDR アーキテクチャ) を用いることは,この問題への有効な解決方法である.また,アプリケーション上で連続した演算を中間にレジスタを挿入することなく少ないクロックサイクルで実行する演算チェイニングはアプリケーションの実行サイクル数 (レイテンシ) を削減するための有効な方法である.これまで,RDR アーキテクチャを対象とした演算チェイニングを用いた高位合成手法は提案されているが,最適化の余地が残されている.本稿では,高位合成段階で配線遅延を考慮可能な RDR アーキテクチャを対象に,入力 DFG のクリティカルパス最適化に基づいた演算チェイニングを利用して低レイテンシな RTL 回路を合成する手法を提案する.提案手法は,DFG 上の配線遅延を含んだクリティカルパス上の演算の内,パス同士の共通部分が最大であるような演算に対して優先的に演算チェイニングを適用させ,全体パスを最適化する.計算機実験により,提案手法は既存の RDR アーキテクチャを対象とした演算チェイニングを用いる手法と比較してレイテンシを削減することを確認し,提案手法の有用性を示す., In deep-submicron era, interconnection delays are not negligible even in high-level synthesis. RDR (Regular Distributed Register) architecture has been proposed to cope with this problem. Operation chaining, which pack adjacent operations into smaller control steps, is an effective technique to reduce the overall latency. In this paper, we propose a high-level synthesis algorithm targeting RDR architecture using critical path optimization based operation chainings to synthesize high-performance circuits. Experimental results show that our algorithm reduces the latency compared to the conventional algorithm with operation chainings for RDR architecture.},
 title = {DFGのクリティカルパス最適化に基づく演算チェイニングを用いたRDRアーキテクチャ対象高位合成手法},
 year = {2016}
}