WEKO3
アイテム
多機能性を実現する画像処理用LSI - ISPのアーキテクチャ
https://ipsj.ixsq.nii.ac.jp/records/15893
https://ipsj.ixsq.nii.ac.jp/records/15893aa897471-b1ea-487f-b402-756c8ac28235
| 名前 / ファイル | ライセンス | アクション |
|---|---|---|
|
|
Copyright (c) 1984 by the Information Processing Society of Japan
|
|
| オープンアクセス | ||
| Item type | Journal(1) | |||||||
|---|---|---|---|---|---|---|---|---|
| 公開日 | 1984-09-15 | |||||||
| タイトル | ||||||||
| タイトル | 多機能性を実現する画像処理用LSI - ISPのアーキテクチャ | |||||||
| タイトル | ||||||||
| 言語 | en | |||||||
| タイトル | Architecture of an Image Signal Processor for Various Image Processing | |||||||
| 言語 | ||||||||
| 言語 | jpn | |||||||
| キーワード | ||||||||
| 主題Scheme | Other | |||||||
| 主題 | 論文 | |||||||
| 資源タイプ | ||||||||
| 資源タイプ識別子 | http://purl.org/coar/resource_type/c_6501 | |||||||
| 資源タイプ | journal article | |||||||
| 著者所属 | ||||||||
| (株)日立製作所日立研究所第10部 | ||||||||
| 著者所属 | ||||||||
| (株)日立製作所日立研究所第10部 | ||||||||
| 著者所属 | ||||||||
| (株)日立製作所日立研究所第10部 | ||||||||
| 著者所属 | ||||||||
| (株)日立製作所日立研究所第8部 | ||||||||
| 著者所属 | ||||||||
| (株)日立製作所中央研究所第6部 | ||||||||
| 著者所属 | ||||||||
| (株)日立製作所大みか工場計算制御設計部 | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| The 10th Department, Hitachi Research Laboratory, Hitachi, Ltd | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| The 10th Department, Hitachi Research Laboratory, Hitachi, Ltd | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| The 10th Department, Hitachi Research Laboratory, Hitachi, Ltd | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| The 8th Department, Hitachi Research Laboratory, Hitachi, Ltd | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| The 6th Deparment, Central Research Laboratory, Hitachi, Ltd | ||||||||
| 著者所属(英) | ||||||||
| en | ||||||||
| The Control Computer Department, Omika Works, Hitachi, Ltd | ||||||||
| 著者名 |
福島, 忠
小林, 芳樹
平沢, 宏太郎
坂東, 忠秋
柏岡, 誠治
加藤, 猛
× 福島, 忠 小林, 芳樹 平沢, 宏太郎 坂東, 忠秋 柏岡, 誠治 加藤, 猛
|
|||||||
| 著者名(英) |
Tadashi, Fukushlma
Yoshiki, Kobayashi
Kohtaroh, Hirasawa
Tadaaki, Bandoh
Seiji, Kashioka
Takeshi, Katoh
× Tadashi, Fukushlma Yoshiki, Kobayashi Kohtaroh, Hirasawa Tadaaki, Bandoh Seiji, Kashioka Takeshi, Katoh
|
|||||||
| 論文抄録 | ||||||||
| 内容記述タイプ | Other | |||||||
| 内容記述 | 256階調を有する濃淡画像を ピデオレートで高速処理する画像処理用LSI-ISP(Image Signal Processor)を開発した.ISPの特長は カーネルサイズを容易に拡張できることと 多種の局所画像演算を実行できることである.ここでは カーネルの拡張が容易な基本アーキテクチャの上で 多種の局所画像演算を実行する データ制御および演算回路のアーキテクチャについて論ずる.ISPの多機能性は 二つの手法で実現されている.一つは構造的手法であり もう一つは構造的手法であり もう一つは構造的手法であり もう一つは構造的手法であり もう一つは構造的手法であり もう一つは機能的手法である.ISPの基本アーキテクチャは ISP内での処理が 画像データを変換する段階と 変換されたデータを統合する二つの段階とから成っていると見られる.そこで まず効果的な画像データの変換ができる制御構成を検討した.その上で 多種の画像演算を 先の三つの段階に分割して 各段階の回路構成および演算機能を決定した.データ制御および各演算回路の機能は プログラマブル制御レジスタにより設定される.その結果 プログラマブル制御レジスタの内容を変更するだけで ピデオレートでの高速処理と カーネルの拡張性とを維持したまま 多種の画像演算の実行が可能になった. | |||||||
| 書誌レコードID | ||||||||
| 収録物識別子タイプ | NCID | |||||||
| 収録物識別子 | AN00116647 | |||||||
| 書誌情報 |
情報処理学会論文誌 巻 25, 号 5, p. 728-735, 発行日 1984-09-15 |
|||||||
| ISSN | ||||||||
| 収録物識別子タイプ | ISSN | |||||||
| 収録物識別子 | 1882-7764 | |||||||