@techreport{oai:ipsj.ixsq.nii.ac.jp:00147518,
 author = {井川, 昂輝 and 柳澤, 政生 and 戸川, 望 and Koki, Igawa and Masao, Yanagisawa and Nozomu, Togawa},
 issue = {36},
 month = {Jan},
 note = {本稿では,動的遅延ばらつき対する適応性を考慮した高位合成手法を提案する.製造ばらつきに対して提案されたマルチシナリオ高位合成は,動的な遅延ばらつきに対しても適用可能である.回路の遅延変動に応じて動作シナリオを切り替えることで,遅延ばらつきに対する柔軟な動作が可能である.分散レジスタ/コントローラアーキテクチャモデルを対象としているため,高位合成段階で適切にフロアプランを扱える.加えて,シナリオ切り替えのためのタイミング違反予測手法の導入を検討する.タイミング違反予測手法として,クリティカルパスのレプリカ回路およびタイミング違反予測フリップフロップに注目し,それぞれの分散レジスタ/コントローラアーキテクチヤモデルヘの適用方法を提案する.2 つの提案手法はワーストケース設計と比較し,面積オーバーヘッドを考慮しても,それぞれ最大 21.4%,25.0%の平均レイテンシの削減を確認した., Recently, we have proposed a multi-scenario high-level synthesis algorithm targeting static process variations. The algorithm can be applied to static delay variations by switching the pre-defined behavior scenarios before the circuit starts to operate. The proposed algorithm can be applied to dynamic delay variations if we can effectively embed timing-violation prediction scheme. In this paper, we propose a floorplan-driven high-level synthesis algorithm resilient to dynamic delay variations. In our algorithm, we adopt distributed register/controller architectures to incorporate floorplanning into high-level synthesis efficiently. Moreover, we discuss timing-violation prediction schemes for switching behavior scenarios. Particularly, we focus on critical path replica and timing-error predictable flip-flops. Experimental results demonstrate the efficiency of our proposed timing-violation prediction schemes, which can reduce the average latency by up to 25.0% compared to the previous methods.},
 title = {動的遅延ばらつきに対する適応性を考慮したフロアプラン指向高位合成手法の検討},
 year = {2016}
}