Item type |
SIG Technical Reports(1) |
公開日 |
2016-01-12 |
タイトル |
|
|
タイトル |
再構成可能論理回路の設計法と各種方式の比較 |
タイトル |
|
|
言語 |
en |
|
タイトル |
Circuit Design of Reconfigurable Logic and Comparison of the Methods |
言語 |
|
|
言語 |
jpn |
キーワード |
|
|
主題Scheme |
Other |
|
主題 |
FPGAアーキテクチャ |
資源タイプ |
|
|
資源タイプ識別子 |
http://purl.org/coar/resource_type/c_18gh |
|
資源タイプ |
technical report |
著者所属 |
|
|
|
湘南工科大学大学院電気情報工学専攻 |
著者所属 |
|
|
|
湘南工科大学大学院電気情報工学専攻 |
著者所属 |
|
|
|
湘南工科大学大学院電気情報工学専攻 |
著者所属 |
|
|
|
湘南工科大学大学院電気情報工学専攻 |
著者所属 |
|
|
|
湘南工科大学大学院電気情報工学専攻 |
著者所属(英) |
|
|
|
en |
|
|
Shonan Institute of Technology |
著者所属(英) |
|
|
|
en |
|
|
Shonan Institute of Technology |
著者所属(英) |
|
|
|
en |
|
|
Shonan Institute of Technology |
著者所属(英) |
|
|
|
en |
|
|
Shonan Institute of Technology |
著者所属(英) |
|
|
|
en |
|
|
Shonan Institute of Technology |
著者名 |
嘉藤, 淳紀
渡辺, 重佳
二宮, 洋
小林, 学
三浦, 康之
|
著者名(英) |
Junki, Kato
Shigeyoshi, Watanabe
Hiroshi, Ninomiya
Manabu, Kobayashi
Yasuyuki, Miura
|
論文抄録 |
|
|
内容記述タイプ |
Other |
|
内容記述 |
再構成可能な論理回路を実現するデバイスとして,ダブルゲート型トランジスタ,CNT 型トランジスタが注目されている.本研究では,ダブルゲート型トランジスタを用いて過去に前例のなかった 2 種類の制御信号を用いた回路を設計し,パターン設計を行った.さらに比較の観点からコストや歩留まり,構成素子数についての検討も行った.同様に CNT 型トランジスタで構成された回路についても同様の検討を行い,それぞれのメリット,デメリットについての考察を行う. |
論文抄録(英) |
|
|
内容記述タイプ |
Other |
|
内容記述 |
One of the most promising candidates for reconfigurable logic in Double Gate MOSFET and CNTFET. In the paper circuit design of reconfigurable dynamic and static logic based on double gate MOSFETs has been newly described. The number of transistor and pattern area have been estimated. |
書誌レコードID |
|
|
収録物識別子タイプ |
NCID |
|
収録物識別子 |
AA11451459 |
書誌情報 |
研究報告システムとLSIの設計技術(SLDM)
巻 2016-SLDM-174,
号 1,
p. 1-6,
発行日 2016-01-12
|
ISSN |
|
|
収録物識別子タイプ |
ISSN |
|
収録物識別子 |
2188-8639 |
Notice |
|
|
|
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc. |
出版者 |
|
|
言語 |
ja |
|
出版者 |
情報処理学会 |