ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. 研究報告
  2. コンシューマ・デバイス&システム(CDS)
  3. 2015
  4. 2015-CDS-014

ニアデータ処理向けFPGAアクセラレータ

https://ipsj.ixsq.nii.ac.jp/records/145213
https://ipsj.ixsq.nii.ac.jp/records/145213
108ed826-7fb5-4407-80c7-a79515e5e7dc
名前 / ファイル ライセンス アクション
IPSJ-CDS15014003.pdf IPSJ-CDS15014003.pdf (570.7 kB)
Copyright (c) 2015 by the Information Processing Society of Japan
オープンアクセス
Item type SIG Technical Reports(1)
公開日 2015-09-24
タイトル
タイトル ニアデータ処理向けFPGAアクセラレータ
タイトル
言語 en
タイトル FPGA Accelerator for Near-Data Processing
言語
言語 jpn
キーワード
主題Scheme Other
主題 CDSセッション1
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_18gh
資源タイプ technical report
著者所属
(株)日立製作所研究開発グループ情報通信イノベーションセンタ
著者所属
(株)日立製作所研究開発グループ情報通信イノベーションセンタ
著者所属
(株)日立製作所研究開発グループ情報通信イノベーションセンタ
著者所属
(株)日立製作所研究開発グループ情報通信イノベーションセンタ
著者所属(英)
en
Hitachi, Ltd., Research & Development Group, Center for Technology Innovation - Information and Telecommunications
著者所属(英)
en
Hitachi, Ltd., Research & Development Group, Center for Technology Innovation - Information and Telecommunications
著者所属(英)
en
Hitachi, Ltd., Research & Development Group, Center for Technology Innovation - Information and Telecommunications
著者所属(英)
en
Hitachi, Ltd., Research & Development Group, Center for Technology Innovation - Information and Telecommunications
著者名 岡田, 光弘

× 岡田, 光弘

岡田, 光弘

Search repository
野村, 鎮平

× 野村, 鎮平

野村, 鎮平

Search repository
鈴木, 彬史

× 鈴木, 彬史

鈴木, 彬史

Search repository
藤本, 和久

× 藤本, 和久

藤本, 和久

Search repository
著者名(英) Mitsuhiro, Okada

× Mitsuhiro, Okada

en Mitsuhiro, Okada

Search repository
Shimpei, Nomura

× Shimpei, Nomura

en Shimpei, Nomura

Search repository
Akifumi, Suzuki

× Akifumi, Suzuki

en Akifumi, Suzuki

Search repository
Kazuhisa, Fujimoto

× Kazuhisa, Fujimoto

en Kazuhisa, Fujimoto

Search repository
論文抄録
内容記述タイプ Other
内容記述 近年,SSD の普及に伴い HDD に比べて記憶デバイスからの読出しスループットが二桁以上に向上した.一方で,CPU のコア数・周波数向上によるパフォーマンス向上が鈍化してきており,アプリケーションの一部処理を FPGA にオフロードすることで,高性能化したいという要望が高まってきている.本研究では,購入可能な SSD と FPGA ボードを用いて,高性能なニアデータ処理向け FPGA アクセラレータを実現することを目的とし,FPGA が SSD からリードしたデータを処理する方式を提案する.さらに,本方式を評価する評価システムを構築し,SSD のリード性能と同等の高性能な FPGA アクセラレータが実現できることを確認した.
論文抄録(英)
内容記述タイプ Other
内容記述 Read throughput of SSD has been improved more than two orders of magnitude compared with HDD. On the other hand, performance improvement of CPU has slowed. Therefore, a FPGA accelerator has been attracting attention to offload a part of processing in CPU. In this paper, we propose a new method that FPGA can processes data read directly from SSD using a standard SSD and FPGA board. We have developed a testbed equipped with the proposed method and confirmed that it realized high performance for near-data processing.
書誌レコードID
収録物識別子タイプ NCID
収録物識別子 AA12628327
書誌情報 研究報告コンシューマ・デバイス&システム(CDS)

巻 2015-CDS-14, 号 3, p. 1-7, 発行日 2015-09-24
ISSN
収録物識別子タイプ ISSN
収録物識別子 2188-8604
Notice
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc.
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-20 18:26:12.636851
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3