@techreport{oai:ipsj.ixsq.nii.ac.jp:00144534,
 author = {村上, 太一 and 平木, 敬 and Daichi, Murakami and Kei, Hiraki},
 issue = {1},
 month = {Jul},
 note = {Hetero-NoC は近年提案された NoC の設計方法であり,通常の NoC と同じ消費電力・資源量のままに,より小さいレイテンシを実現するものである.Hetero-NoC の設計においては,高性能・低性能 2 種類のコンポーネントを適切に配置することが求められる.しかしながら現在までに提案されている配置は,現実には存在しないような簡易化された NoC におけるトラフィックの性質に頼ったものであり,より複雑な,現実に存在するような NoC に適用した場合にも有効であるかはについては,考察の余地を残している.複雑な NoC において,最適な配置を定性的な性質から求める方法は確立されておらず,また,困難であることが予想される.本研究ではシミュレーションと遺伝的アルゴリズムを用いて,Hetero-NoC におけるコンポーネントを配置の最適化を行った., Hetero-NoC is a new design of Network-on-Chip (NoC) which acheives lower latency without increasing the amount of resources. In Hetero-NoC's design, two different sizes of components should be arranged properly. Previous arrangements, however, depend on the center-oriented traffic property which is seen in only simple NoC, so it is suspicious that these arrangements could benefit the real NoC which is often more complex. In addition, the method of designing Hetero-NoC from its qualitative aspects is not formalized yet and predicated to be difficult be cause of many factors in NoC like the location of memory controller, routing algorithm, and so on. In this research, we optimized the arrangements of the NoC's components by using of NoC simulation and genetic algorithm.},
 title = {GAを用いたNoCの最適設計探索},
 year = {2015}
}