ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. 研究報告
  2. システム・アーキテクチャ(ARC)
  3. 2015
  4. 2015-ARC-216

GAを用いたNoCの最適設計探索

https://ipsj.ixsq.nii.ac.jp/records/144534
https://ipsj.ixsq.nii.ac.jp/records/144534
29e88849-2584-4291-80b3-1e5706fe4ba1
名前 / ファイル ライセンス アクション
IPSJ-ARC15216001.pdf IPSJ-ARC15216001.pdf (408.4 kB)
Copyright (c) 2015 by the Institute of Electronics, Information and Communication Engineers This SIG report is only available to those in membership of the SIG.
ARC:会員:¥0, DLIB:会員:¥0
Item type SIG Technical Reports(1)
公開日 2015-07-28
タイトル
タイトル GAを用いたNoCの最適設計探索
タイトル
言語 en
タイトル The Network-on-Chip Optimization By Using Of Genetic Algorithm
言語
言語 jpn
キーワード
主題Scheme Other
主題 アーキテクチャ設計探索
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_18gh
資源タイプ technical report
著者所属
東京大学
著者所属
東京大学
著者名 村上, 太一

× 村上, 太一

村上, 太一

Search repository
平木, 敬

× 平木, 敬

平木, 敬

Search repository
著者名(英) Daichi, Murakami

× Daichi, Murakami

en Daichi, Murakami

Search repository
Kei, Hiraki

× Kei, Hiraki

en Kei, Hiraki

Search repository
論文抄録
内容記述タイプ Other
内容記述 Hetero-NoC は近年提案された NoC の設計方法であり,通常の NoC と同じ消費電力・資源量のままに,より小さいレイテンシを実現するものである.Hetero-NoC の設計においては,高性能・低性能 2 種類のコンポーネントを適切に配置することが求められる.しかしながら現在までに提案されている配置は,現実には存在しないような簡易化された NoC におけるトラフィックの性質に頼ったものであり,より複雑な,現実に存在するような NoC に適用した場合にも有効であるかはについては,考察の余地を残している.複雑な NoC において,最適な配置を定性的な性質から求める方法は確立されておらず,また,困難であることが予想される.本研究ではシミュレーションと遺伝的アルゴリズムを用いて,Hetero-NoC におけるコンポーネントを配置の最適化を行った.
論文抄録(英)
内容記述タイプ Other
内容記述 Hetero-NoC is a new design of Network-on-Chip (NoC) which acheives lower latency without increasing the amount of resources. In Hetero-NoC's design, two different sizes of components should be arranged properly. Previous arrangements, however, depend on the center-oriented traffic property which is seen in only simple NoC, so it is suspicious that these arrangements could benefit the real NoC which is often more complex. In addition, the method of designing Hetero-NoC from its qualitative aspects is not formalized yet and predicated to be difficult be cause of many factors in NoC like the location of memory controller, routing algorithm, and so on. In this research, we optimized the arrangements of the NoC's components by using of NoC simulation and genetic algorithm.
書誌レコードID
収録物識別子タイプ NCID
収録物識別子 AN10096105
書誌情報 研究報告システム・アーキテクチャ(ARC)

巻 2015-ARC-216, 号 1, p. 1-6, 発行日 2015-07-28
ISSN
収録物識別子タイプ ISSN
収録物識別子 2188-8574
Notice
SIG Technical Reports are nonrefereed and hence may later appear in any journals, conferences, symposia, etc.
出版者
言語 ja
出版者 情報処理学会
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-20 12:53:59.701600
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3