@article{oai:ipsj.ixsq.nii.ac.jp:00013530,
 author = {岡本, 一晃 and 松岡, 浩司 and 廣野, 英雄 and 横田, 隆史 and 坂井, 修一 and Kazuaki, Okamoto and Hiroshi, Matsuoka and Hideo, Hirono and Takashi, Yokota and Shuichi, Sakai},
 issue = {12},
 journal = {情報処理学会論文誌},
 month = {Dec},
 note = {超並列計算機においては  遠隔メモリ操作や遠隔手続き呼び出しにともなうレイテンシが大きな問題となる. これを解決する手段として  マルチスレッド処理によるレイテンシの隠蔽があげられる. さまざまな粒度におけるマルチスレッド処理を効率良く実行するためには  効果的なハードウェアによる支援が期待できるようなスレッド処理機構を  プロセッサが備える必要がある. 本稿では  効率良くマルチスレッド処理を実行するスレッド処理機構について考え  超並列計算機向けのプロセッサアーキテクチャを示す. そしてこれに基づいて現在開発中の  マルチスレッド型プロセッサRICA-1を紹介し  その基本性能を示す. また  遠隔メモリ操作や遠隔手続き呼び出しなどが  マルチスレッド処理によるレイテンシ隠蔽によって  効率良く実現できることを示す., Latencies of remote memory access and remote procedure call are serious problems on a massively parallel computer. In order to improve the machine performance, it is quite effective to hide these latencies by multithreading. Thread execution mechanism which is effectively supported by the hardware is indispensable to realize efficient multithread execution. In this paper, we propose the processor architecture for massively parallel computers with efficient thread execution mechanism, and present RICA-1 multithreaded processor based on it. On the RICA-1, both remote memory access and remote procedure call are realized efficiently.},
 pages = {2398--2407},
 title = {超並列計算機におけるマルチスレッド処理機構と基本性能},
 volume = {37},
 year = {1996}
}