ログイン 新規登録
言語:

WEKO3

  • トップ
  • ランキング
To
lat lon distance
To

Field does not validate



インデックスリンク

インデックスツリー

メールアドレスを入力してください。

WEKO

One fine body…

WEKO

One fine body…

アイテム

  1. 論文誌(ジャーナル)
  2. Vol.40
  3. No.5

MULHIキャッシュ:VLIWプロセッサのための命令キャッシュ機構

https://ipsj.ixsq.nii.ac.jp/records/12645
https://ipsj.ixsq.nii.ac.jp/records/12645
cc0adb27-cd47-45ee-86c4-545e706f097e
名前 / ファイル ライセンス アクション
IPSJ-JNL4005009.pdf IPSJ-JNL4005009.pdf (1.5 MB)
Copyright (c) 1999 by the Information Processing Society of Japan
オープンアクセス
Item type Journal(1)
公開日 1999-05-15
タイトル
タイトル MULHIキャッシュ:VLIWプロセッサのための命令キャッシュ機構
タイトル
言語 en
タイトル MULHI Cache : An Instruction Cache Mechanism for VLIW Processors
言語
言語 jpn
キーワード
主題Scheme Other
主題 特集:並列処理
資源タイプ
資源タイプ識別子 http://purl.org/coar/resource_type/c_6501
資源タイプ journal article
その他タイトル
その他のタイトル メモリシステム
著者所属
東北大学大学院情報科学研究科
著者所属
東北大学大学院情報科学研究科
著者所属
日本アイ・ビー・エム株式会社東京基礎研究所
著者所属
東北大学大学院情報科学研究科
著者所属
東北大学大学院情報科学研究科
著者所属(英)
en
Graduate School of Information Science, Tohoku University
著者所属(英)
en
Graduate School of Information Science, Tohoku University
著者所属(英)
en
IBM Research, Tokyo Research Laboratory, IBM Japan Ltd
著者所属(英)
en
Graduate School of Information Science, Tohoku University
著者所属(英)
en
Graduate School of Information Science, Tohoku University
著者名 仲池, 卓也 阿部, 孝之 大庭, 信之 小林, 広明 中村, 維男

× 仲池, 卓也 阿部, 孝之 大庭, 信之 小林, 広明 中村, 維男

仲池, 卓也
阿部, 孝之
大庭, 信之
小林, 広明
中村, 維男

Search repository
著者名(英) Takuya, Nakaike Takayuki, Abe Nobuyuki, Ooba Hiroaki, Kobayashi Tadao, Nakamura

× Takuya, Nakaike Takayuki, Abe Nobuyuki, Ooba Hiroaki, Kobayashi Tadao, Nakamura

en Takuya, Nakaike
Takayuki, Abe
Nobuyuki, Ooba
Hiroaki, Kobayashi
Tadao, Nakamura

Search repository
論文抄録
内容記述タイプ Other
内容記述 コンパイラによる高度な命令レベル並列性の抽出により高性能を達成するVLIWプロセッサが 次世代プロセッサアーキテクチャとして近年注目を集めている. VLIWプロセッサでは 並列実行可能な複数の演算操作からなる非常に長い命令を高速にフェッチするために 高ヒット率 高バンド幅の命令キャッシュが必要不可欠である. 一般に VLIW命令中には多くのnop (no operation)が含まれるために nopを含んだVLIW命令を命令キャッシュに格納すると 命令キャッシュの使用効率が低下し 命令のキャッシュミス率が増加する. そこで 本論文では VLIWプロセッサのための新たな命令キヤッシュ機構としてMULHI (MULtiple HIt)キャッシュを提案し SPEC95ベンチマーク中のいくつかのプログラムを用いて性能評価を行う. 性能評価の結果 MULHIキャッシュは nopを含んだVLIW命令をそのまま格納する従来の命令キャッシュ機構に比べて 最大1.68倍の性能向上を示した.
論文抄録(英)
内容記述タイプ Other
内容記述 VLIW (Very Long Instruction Word) processors, which are expected to be a next generation high performance microprocessor architecture, need a high-bandwidth, high-hit-rate instruction cache to fetch VLIWs and issue operations of each VLIW to function units quickly. However, when VLIWs including many nops (no operations) are stored in a conventional instruction cache, the cache utilization is not high, resulting in the performance degradation of VLIW processors. In this paper, a new instruction cache mechanism for VLIW processors, named MULHI (MULtiple HIt) cache, is proposed and evaluated using several programs in the SPEC95 benchmark suite. The experimental results indicate that the MULHI cache achieves 1.68 times higher performance than a conventional instruction cache that stores VLIWs with nops.
書誌レコードID
収録物識別子タイプ NCID
収録物識別子 AN00116647
書誌情報 情報処理学会論文誌

巻 40, 号 5, p. 1996-2007, 発行日 1999-05-15
ISSN
収録物識別子タイプ ISSN
収録物識別子 1882-7764
戻る
0
views
See details
Views

Versions

Ver.1 2025-01-23 01:32:15.540969
Show All versions

Share

Mendeley Twitter Facebook Print Addthis

Cite as

エクスポート

OAI-PMH
  • OAI-PMH JPCOAR
  • OAI-PMH DublinCore
  • OAI-PMH DDI
Other Formats
  • JSON
  • BIBTEX

Confirm


Powered by WEKO3


Powered by WEKO3